EBookClubs

Read Books & Download eBooks Full Online

EBookClubs

Read Books & Download eBooks Full Online

Book ARCHITECTURES VLSI POUR LE TRAITEMENT D IMAGES

Download or read book ARCHITECTURES VLSI POUR LE TRAITEMENT D IMAGES written by Nicolas Demassieux and published by . This book was released on 1903 with total page 249 pages. Available in PDF, EPUB and Kindle. Book excerpt: LE DOMAINE DE L'ARCHITECTURE INTEGREE POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ARRIVE MAINTENANT A MATURITE; LES PREMIERS PRODUITS INDUSTRIELS SORTENT ACTUELLEMENT. IL NOUS PARAISSAIT DONC IMPORTANT D'EFFECTUER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL. AINSI, CETTE THESE PRESENTE DANS LE DETAIL LES PROBLEMES D'ENTREE-SORTIE ET DE MEMORISATION, LES FILTRAGES A BASE DE TRI, LES TRANSFORMATIONS COMME LA TRANSFORMEE EN COSINUS DISCRETE OU LES TRANSFORMATIONS GEOMETRIQUES. UN TRAVAIL SUR L'OPTIMISATION ARCHITECTURALE POUR DE TELS PROBLEMES PRECEDE EN GENERAL LA PRESENTATION D'UNE OU DE PLUSIEURS REALISATIONS DE CIRCUITS INTEGRES. CEPENDANT, LA ROUTE EST ENCORE LONGUE POUR ACCEDER A UNE REELLE MAITRISE DES ARCHITECTURES INTEGREES. IL NOUS EST DONC AUSSI APPARU IMPORTANT DE MIEUX COMPRENDRE LES LOIS REGISSANT LES IMPLANTATIONS MATERIELLES, PLUS PARTICULIEREMENT SOUS FORME DE CIRCUITS VLSI. CES LOIS DE L'ARCHITECTURE RELIENT DES PARAMETRES TELS QUE LA PUISSANCE DE CALCUL, LA MEMORISATION NECESSAIRE ET LE DEBIT DES COMMUNICATIONS ENTRE LES DIFFERENTES RESSOURCES MATERIELLES, AINSI QUE, A UN NIVEAU INFERIEUR, SURFACE, VITESSE ET CONSOMMATION DES OPERATEURS. LA COMPREHENSION DE CES LOIS PERMET D'OPTIMISER DES OPERATEURS INTEGRES, DE DEGAGER LES COMPROMIS POSSIBLES POUR UNE ARCHITECTURE DONNEE ET PLUS GENERALEMENT, DE MODELISER LES ARCHITECTURES. CETTE THESE ESSAYE DONC DE SATISFAIRE DE DEUX OBJECTIFS: PRESENTER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ET PROPOSER UN MODELE PRATIQUE DE TELLES ARCHITECTURES AFIN DE CONTRIBUER A LA COMPREHENSION DES MECANISMES ET DE L'EFFICACITE DU TRAITEMENT MATERIEL DE L'INFORMATION.

Book Conception de logiciels d optimisation sous contraintes d architectures vlsi pour le traitement d images

Download or read book Conception de logiciels d optimisation sous contraintes d architectures vlsi pour le traitement d images written by François Verdier and published by . This book was released on 1995 with total page 402 pages. Available in PDF, EPUB and Kindle. Book excerpt: Les travaux qui sont présentés dans ce manuscrit sont l'aboutissement d'un projet visant à automatiser la conception d'automates de traitement d'images est partir de résultats d'émulation. La méthodologie globale consiste en trois points principaux, le premier concernant la mise au point des algorithmes (la décomposition fonctionnelle) et les deux derniers leur implantation (l'émulation et la synthèse automatique). La décomposition fonctionnelle fournit une représentation d'un algorithme de traitement complexe comme enchaînement de fonctions plus élémentaires opérant hiérarchiquement (séquentielles) ou en coopération (parallèles) et dont on a éventuellement une ébauche vlsi. Le découpage exploite essentiellement la sémantique des traitements. Cette méthodologie résulte naturellement en un formalisme de manipulation des algorithmes de traitement d'images ainsi que des architectures adaptées fondent sur les graphes de flot de données. Le manuscrit décrit, est partir de l'émulation des algorithmes sur une machine dédiée de 1024 processeurs à contrôle flot de données, elle-même exploitant le formalisme precité, le développement d'un outil de synthèse automatique d'architectures. Une optimisation multicritère sous contraintes permet au système de synthétiser l'architecture vlsi de l'automate dérivé, minimale au sens de la surface et de la performance. La synthèse du chemin de données (partie opérative) est effectuée au cours de deux algorithmes utilisant la méthode du recuit simulé. Nous montrons dans ce manuscrit comment une architecture, contrôle inclus, est complètement représentée par un graphe de contrôle et de flot de données et comment, par l'utilisation d'une mesure de régularité des graphes, la complexité de ce contrôle est minimisée simultanément à la synthèse du chemin de données. Trois exemples de circuits de traitement d'images effectivement conçus illustrent la démarche adoptée

Book Architecture VLSI pour le codage d images

Download or read book Architecture VLSI pour le codage d images written by Marc Renaudin and published by . This book was released on 1990 with total page 412 pages. Available in PDF, EPUB and Kindle. Book excerpt: UNE SYNTHESE BIBLIOGRAPHIQUE TRES COMPLETE DES TECHNIQUES DE CODAGE DE SEQUENCES D'IMAGES ANIMEES ET LEUR EVOLUTION AU COURS DES DERNIERES ANNEES OFFRE UNE VUE D'ENSEMBLE SUR LE DOMAINE DE LA COMPRESSION D'IMAGES, ET DECRIT LES GRANDES CLASSES D'ALGORITHMES UTILISES DANS LES CODEURS DE LA PREMIERE GENERATION. L'ESTIMATION DE MOUVEMENT EST LA TACHE LA PLUS INTENSIVE EN CALCULS DANS LES CODEURS HYBRIDES A COMPENSATION DE MOUVEMENT. L'ETUDE ARCHITECTURALE DES DIFFERENTS NIVEAUX DE STRUCTURE, S'APPUYANT SUR UNE METHODE CLASSIQUE DE SYNTHESE D'ARCHITECTURES SYSTOLIQUES, CONDUIT A LA MAITRISE D'UN ENSEMBLE DE CONCEPTS ET D'OPERATEURS DE TRAITEMENT FACILEMENT EXPLOITABLES POUR LA CONCEPTION DE CIRCUITS D'ESTIMATION DE MOUVEMENT ADAPTES A UNE VASTE GAMME DE DEBITS DE TRANSMISSION. LE FORMALISME UTILISE OFFRE UNE OUVERTURE SUR UNE ETUDE ARCHITECTURALE PLUS GENERALE QUI CONCERNE UNE CLASSE D'OPERATEURS DE TYPE CONVOLUTIONNEL UTILISES EN CODAGE D'IMAGES. L'ETUDE DES PROPRIETES STRUCTURELLES COMMUNES AUX OPERATEURS DE TRAITEMENT DE CETTE CLASSE MENE A LA SPECIFICATION D'UNE STRUCTURE GENERIQUE SEMI-SYSTOLIQUE COMPATIBLE AVEC LES ENVIRONNEMENTS SYSTEMES PSEUDO-ASYNCHRONES USUELS. L'ULTIME ETAPE CONCERNE L'INTEGRATION DE SYSTEMES STANDARD DE CODAGE DE SEQUENCES D'IMAGES ANIMEES COMPOSES D'UN ENSEMBLE PEU STRUCTURE D'ALGORITHMES VARIES. POUR L'IMPLEMENTATION D'UN TEL SYSTEME, L'ARCHITECTE DISPOSE D'UN LARGE SPECTRE D'ARCHITECTURES QU'IL DOIT EXPLORER MANUELLEMENT, GUIDE PAR SON INTUITION ET SON EXPERIENCE. ENFIN, L'ETUDE ASCENDANTE DE L'IMPLEMENTATION D'UN SYSTEME DE CODAGE A L'AIDE DE CIRCUITS VLSI SPECIFIQUES PERMET DE FORMULER QUELQUES CRITIQUES A L'EGARD DE CES SYSTEMES. UNE PERSPECTIVE EST OUVERTE SUR LE DEVELOPEMENT DE SYSTEMES DE CODAGE D'IMAGES DE SECONDE GENERATION, PERMETTANT UNE COMPRESSION SUPERIEURE ET UNE VALORISATION MAXIMALE DES POTENTIALITES OFFERTES PAR LES VLSI SPECIALISES

Book VLSI  Systems on a Chip

Download or read book VLSI Systems on a Chip written by Luis Miguel Silveira and published by Springer. This book was released on 2013-11-11 with total page 692 pages. Available in PDF, EPUB and Kindle. Book excerpt: For over three decades now, silicon capacity has steadily been doubling every year and a half with equally staggering improvements continuously being observed in operating speeds. This increase in capacity has allowed for more complex systems to be built on a single silicon chip. Coupled with this functionality increase, speed improvements have fueled tremendous advancements in computing and have enabled new multi-media applications. Such trends, aimed at integrating higher levels of circuit functionality are tightly related to an emphasis on compactness in consumer electronic products and a widespread growth and interest in wireless communications and products. These trends are expected to persist for some time as technology and design methodologies continue to evolve and the era of Systems on a Chip has definitely come of age. While technology improvements and spiraling silicon capacity allow designers to pack more functions onto a single piece of silicon, they also highlight a pressing challenge for system designers to keep up with such amazing complexity. To handle higher operating speeds and the constraints of portability and connectivity, new circuit techniques have appeared. Intensive research and progress in EDA tools, design methodologies and techniques is required to empower designers with the ability to make efficient use of the potential offered by this increasing silicon capacity and complexity and to enable them to design, test, verify and build such systems.

Book ETUDE ET MISE EN UVRE D UNE ARCHITECTURE MULTIPROCESSEUR POUR LA SYNTHESE D IMAGE

Download or read book ETUDE ET MISE EN UVRE D UNE ARCHITECTURE MULTIPROCESSEUR POUR LA SYNTHESE D IMAGE written by Pascal Gros and published by . This book was released on 1991 with total page pages. Available in PDF, EPUB and Kindle. Book excerpt: CETTE THESE PRESENTE L'ARCHITECTURE MATERIELLE ET LA MISE EN UVRE LOGICIELLE D'UN SYSTEME DE CALCUL D'IMAGES DE SYNTHESE DESTINE A ETRE INTEGRE AU SEIN D'UNE STATION DE TRAVAIL ET A SOUTENIR LES STANDARDS GRAPHIQUES ACTUELS. APRES AVOIR PRESENTE L'ETAT DE L'ART ALGORITHMIQUE ET MATERIEL, NOUS DECRIVONS LA STRUCTURE DU SYSTEME ET SON DECOUPAGE PRINCIPAL EN DEUX PROCESSEURS: LE PROCESSEUR OBJET FONDE SUR UNE PARALLELISATION DU TRAITEMENT DES OBJETS, ET LE PROCESSEUR IMAGE EXPLOITANT LE DECOUPAGE PAR ZONES D'ECRAN POUR ACCELERER LE CALCUL DES PIXELS. NOUS DETAILLONS ENSUITE L'ARCHITECTURE DE CHACUN DE CES PROCESSUS AINSI QUE LES ALGORITHMES MIS EN UVRE. POUR LE PROCESSEUR OBJET NOUS PRESENTONS DE NOUVEAUX ALGORITHMES PRENANT EN COMPTE LES FACETTES CONCAVES ET LES SURFACES PARAMETRIQUES. EN PARTICULIER NOUS DEFINISSONS UNE NOUVELLE METHODE DE TESSELLATION ADAPTATIVE GARANTISSANT LA CONTINUITE DE L'APPROXIMATION. POUR LE PROCESSUS IMAGE, NOUS DECRIVONS DES METHODES DE REMPLISSAGE ET D'ANTIALIASSAGE ET NOUS DETAILLONS LA DESCRIPTION DE CIRCUITS VLSI DEDIES AUX OPERATIONS DE CALCUL PIXEL

Book Pyramidal Architectures for Computer Vision

Download or read book Pyramidal Architectures for Computer Vision written by Virginio Cantoni and published by Springer Science & Business Media. This book was released on 2012-12-06 with total page 348 pages. Available in PDF, EPUB and Kindle. Book excerpt: Computer vision deals with the problem of manipulating information contained in large quantities of sensory data, where raw data emerge from the transducing 6 7 sensors at rates between 10 to 10 pixels per second. Conventional general purpose computers are unable to achieve the computation rates required to op erate in real time or even in near real time, so massively parallel systems have been used since their conception in this important practical application area. The development of massively parallel computers was initially character ized by efforts to reach a speedup factor equal to the number of processing elements (linear scaling assumption). This behavior pattern can nearly be achieved only when there is a perfect match between the computational struc ture or data structure and the system architecture. The theory of hierarchical modular systems (HMSs) has shown that even a small number of hierarchical levels can sizably increase the effectiveness of very large systems. In fact, in the last decade several hierarchical architectures that support capabilities which can overcome performances gained with the assumption of linear scaling have been proposed. Of these architectures, the most commonly considered in com puter vision is the one based on a very large number of processing elements (PEs) embedded in a pyramidal structure. Pyramidal architectures supply the same image at different resolution lev els, thus ensuring the use of the most appropriate resolution for the operation, task, and image at hand.

Book VLSI Implementations for Image Communications

Download or read book VLSI Implementations for Image Communications written by P. Pirsch and published by Elsevier Health Sciences. This book was released on 1993-09-27 with total page 420 pages. Available in PDF, EPUB and Kindle. Book excerpt: Reports on recent advances in VLSI architectures and their implementation for video signal processing applications, with emphasis on video coding for bit rate reduction. Topics covered include interactions between algorithms, VLSI architectures, circuit techniques, and CAD for microelectronics.

Book ETUDE D ALGORITHMES ET CONCEPTION D ARCHITECTURES VLSI POUR LES TRANSFORMATIONS D IMAGES EN TEMPS REEL

Download or read book ETUDE D ALGORITHMES ET CONCEPTION D ARCHITECTURES VLSI POUR LES TRANSFORMATIONS D IMAGES EN TEMPS REEL written by MIN.. ZHAO and published by . This book was released on 1990 with total page pages. Available in PDF, EPUB and Kindle. Book excerpt: L'OBJECTIF DE LA TRANSFORMEE GEOMETRIQUE EST DE DEFORMER UNE IMAGE SELON UNE CERTAINE FONCTION QUI PEUT ETRE LINEAIRE (ROTATION + TRANSLATION) OU PLUS COMPLEXE POLYNOMIALE, PAR ZONE...). LES COORDONNEES DU PIXEL ANTECEDENT DANS L'IMAGE SOURCE (CELLE QUE L'ON VEUT TRANSFORMER) SONT TOUT D'ABORD CALCULEES POUR TOUS LES PIXELS DE L'IMAGE CIBLE (CELLE QUE L'ON VEUT OBTENIR). POUR CELA, TOUTES LES COORDONNEES DE L'IMAGE CIBLE SONT BALAYEES ET, POUR OBTENIR LES COORDONNEES DU PIXEL ANTECEDENT, LA FONCTION RECIPROQUE EST APPLIQUEE (PHASE DE TRANSFORMATION GEOMETRIQUE OU TG). LES COORDONNEES OBTENUES, EN THEORIE DANS R, ONT EN PRATIQUE (LA PRECISION DU CALCUL ETANT FINIE) QUELQUES BITS APRES LA VIRGULE. LE POINT ANTECEDENT N'EST DONC PAS, EN GENERAL, UN POINT D'ECHANTILLONNAGE DE L'IMAGE SOURCE (IL EST ENTRE QUATRE PIWELS ADJACENTS). UNE INTERPOLATION EST DONC EFFECTUEE POUR OBTENIR UNE ESTIMATION DE LA VALEUR DE CE POINT. LA FONCTION D'INTERPOLATION PEUT ETRE DIVERSE (PLUS PROCHE VOISIN, BILINEAIRE AUX QUATRE PLUS PROCHES VOISINS, SPLINES CUBIQUES...) SELON LA QUALITE SOUHAITEE. POUR CELA, IL CONVIENT D'ALLER CHERCHER LES PIXELS ENTRANT EN JEU DANS CETTE INTERPOLATION DANS LA MEMOIRE OU ILS SONT STOCKES EN EFFECTUANT UN ACCES MEMOIRE DANS UNE MEMOIRE DE BLOC (MEMBLOC), PUIS ON CALCULE L'INTERPOLATION (INTERP). COMME ON LE VERRA ULTERIEUREMENT, CHACUNE DES PHASES (TG, AM, IP) POSE DES PROBLEMES ARCHITECTURAUX BIEN PARTICULIERS

Book Architecture VLSI pour le codage en sous bandes

Download or read book Architecture VLSI pour le codage en sous bandes written by Kamal Nourji and published by . This book was released on 1995 with total page 260 pages. Available in PDF, EPUB and Kindle. Book excerpt: L'EMERGENCE DES SYSTEMES D'INFORMATION ENGENDRE UNE PROLIFERATION DES QUANTITES DE DONNEES VEHICULEES (IMAGE, VOIX, TEXTE). FACE A CETTE PROBLEMATIQUE, LA COMPRESSION S'IMPOSE COMME UNE SOLUTION INCONTOURNABLE. ELLE FACILITE LE STOCKAGE ET LA TRANSMISSION DE DONNEES. DANS LE DOMAINE DE LA TELEVISION NUMERIQUE, PLUSIEURS EFFORTS DE NORMALISATION INTERNATIONAUX ONT DONNE LIEU A DES NORMES DE COMPRESSION. ACTUELLEMENT, LA TELEVISION HAUTE DEFINITION (TVHD) BENEFICIE DE TOUTES LES EXPERIENCES CONCERNANT LE VISIOPHONE, LA VIDEO CONFERENCE. CETTE THESE A DEMARRE A LA VEILLE DE LA DEFINITION DU STANDARD MPEG2 DESTINE A LA COMPRESSION D'IMAGES NUMERIQUES AVEC DES DEBITS ALLANT JUSQU'A CEUX DE LA TVHD. DANS LE CADRE DE CETTE NORMALISATION, LA DCT ET LE CODAGE EN SOUS-BANDE ONT ETE LES DEUX TECHNIQUES CANDIDATES AU MODULE DU CODAGE D'IMAGES. CETTE THESE AVAIT UN DOUBLE OBJECTIF: (I) PROPOSER DES ARCHITECTURES SYSTEME REDUISANT LA COMPLEXITE DU CODAGE EN SOUS-BANDE AVEC DES TRANSFORMEES RECOUVRANTES. POUR CELA, UN TRAITEMENT PAR BLOC DE L'IMAGE A OFFERT UNE COMPLEXITE EQUIVALENTE A CELLE DE LA DCT TOUT EN REDUISANT LES EFFETS DE BLOC. (II) DEVELOPPER, DANS LE CADRE DU CODAGE D'IMAGE TVHD, DES ARCHITECTURES VLSI D'UN GENERATEUR DE DCT ET D'UN CODEUR EN SOUS-BANDE. POUR CELA, DES OUTILS D'AIDE A LA SYNTHESE ET A L'OPTIMISATION DE CES APPLICATIONS ONT ETE MIS EN PLACE. POUR CELA UNE SYNTHESE DU PRODUIT SCALAIRE A BASE D'ARITHMETIQUE DISTRIBUEE A DONNE NAISSANCE A UNE GENERALISATION D'ARCHITECTURES DE FILTRES A COEFFICIENTS CONSTANTS. CET OUTIL D'EVALUATION DE COMPLEXITE ARCHITECTURALE EST UNE FORTE CONTRIBUTION AU DOMAINE DU TRAITEMENT DU SIGNAL NUMERIQUE EN GENERAL. DES SYNTHESES VHDL DE CES DEUX APPLICATIONS ONT PERMIS DE VALIDER NOTRE METHODOLOGIE DE SYNTHESE PREALABLEMENT DEFINIE.

Book ETUDE D ARCHITECTURES VLSI NUMERIQUES PARALLELES ET ASYNCHRONES POUR LA MISE EN UVRE DE NOUVEAUX ALGORITHMES D ANALYSE ET RENDU D IMAGES

Download or read book ETUDE D ARCHITECTURES VLSI NUMERIQUES PARALLELES ET ASYNCHRONES POUR LA MISE EN UVRE DE NOUVEAUX ALGORITHMES D ANALYSE ET RENDU D IMAGES written by Frédéric Robin and published by . This book was released on 1997 with total page 194 pages. Available in PDF, EPUB and Kindle. Book excerpt: LE CONTEXTE DES APPLICATIONS DE COMMUNICATION VISUELLE EVOLUE VERS L'INTRODUCTION DE FONCTIONNALITES QUI DEPASSENT LA SIMPLE COMPRESSION D'IMAGES : ACCES UNIVERSEL, INTERACTIVITE BASEE-CONTENU, INTEGRATION DE CONTENUS HYBRIDES SYNTHETIQUES-NATURELS. UNE BREVE INTRODUCTION AU CODAGE AVANCE D'IMAGES PERMET D'ENTREVOIR L'EVOLUTION DE LA PUISSANCE DE CALCUL ET DE LA GENERICITE REQUISES POUR L'IMPLEMENTATION DE CES SYSTEMES DE DEUXIEME GENERATION. UNE SYNTHESE SUR L'EVOLUTION DES CIRCUITS VLSI DEDIES A L'ANALYSE, LA COMPRESSION ET LE RENDU D'IMAGES PERMET UNE REFLEXION SUR LES LIMITATIONS ARCHITECTURALES DES PROCESSEURS MULTIMEDIA. CETTE THESE PROPOSE DE COMBINER LE PARALLELISME MASSIF ET L'ASYNCHRONISME A GRAIN FIN POUR APPORTER DE NOUVELLES PERSPECTIVES DE CONCEPTION CONJOINTE D'ALGORITHMES ET D'ARCHITECTURES VLSI NUMERIQUES. UNE INTRODUCTION AUX DIFFERENTES NOTIONS D'ASYNCHRONISME, AUX NIVEAUX LANGAGE, ALGORITHME, ARCHITECTURE, CIRCUIT VLSI, PERMET DE MIEUX CERNER LEUR SENS ET LES POTENTIELS QU'ELLES OFFRENT. L'APPLICATION D'UN ASYNCHRONISME FONCTIONNEL AU FILTRAGE MORPHOLOGIQUE D'IMAGES A ABOUTI A LA REALISATION D'UN RESEAU VLSI CELLULAIRE ASYNCHRONE SPECIFIQUE COMPRENANT 800.000 TRANSISTORS EN TECHNOLOGIE CMOS 0.5 . LA COMBINAISON DU PARALLELISME ET DE L'ASYNCHRONISME EST FINALEMENT GENERALISEE A TRAVERS LA DEFINITION D'UNE ARCHITECTURE DE COPROCESSEUR PROGRAMMABLE POUR L'ANALYSE-RENDU D'IMAGES. L'EVALUATION DE PLUSIEURS PRIMITIVES ALGORITHMIQUES ORIGINALES, BASEES SUR UN CONTROLE MIXTE SPMD-CELLULAIRE-ASSOCIATIF-FLOT DE DONNEES, ILLUSTRE L'UTILISATION CONJOINTE DE L'ASYNCHRONISME A DIFFERENTS NIVEAUX. CE TRAVAIL DEMONTRE QUE LE RELACHEMENT DES CONTRAINTES DE SYNCHRONISATION ET DE SEQUENCEMENT, DE LA SPECIFICATION A LA REALISATION MATERIELLE, FAVORISE L'EXPLOITATION DU PARALLELISME INHERENT AUX ALGORITHMES ET DES POTENTIELS DES TECHNOLOGIES VLSI.

Book Human and Machine Perception

Download or read book Human and Machine Perception written by V. Cantoni and published by . This book was released on 1997 with total page 352 pages. Available in PDF, EPUB and Kindle. Book excerpt:

Book Algorithmes et architectures cellulaires pour le traitement d images

Download or read book Algorithmes et architectures cellulaires pour le traitement d images written by Patricia Planet and published by . This book was released on 1994 with total page 188 pages. Available in PDF, EPUB and Kindle. Book excerpt: LA COMMUNICATION VISUELLE EST EN PLEINE EXPANSION, L'AVENEMENT DU MULTIMEDIA ET SES BESOINS EN IMAGES DYNAMISENT FORTEMENT LA RECHERCHE DANS LES DOMAINES DU CODAGE ET DE LA COMPRESSION D'IMAGES. IL SEMBLE QUE LES CODEURS A FORT TAUX DE COMPRESSION SERONT BASES SUR DES TECHNIQUES DE CODAGE PAR MODELES. IL S'AGIT A CE NIVEAU ESSENTIELLEMENT D'ANALYSE ET DE SYNTHESE D'IMAGES. CEPENDANT TOUTE ANALYSE D'IMAGES DEPEND DE PRIMITIVES UTILISANT LES CARACTERISTIQUES OBTENUES PAR DES TRAITEMENTS D'IMAGES DITS DE BAS-NIVEAUX (ALGORITHMES TRAVAILLANT SUR LES DONNEES AU NIVEAU PIXEL). UNE PREMIERE PARTIE DE CE TRAVAIL EST CONSACREE A L'ETUDE D'ALGORITHMES CELLULAIRES EN GENERAL. CES ALGORITHMES PRESENTENT AINSI UNE FORTE CAPACITE A LA PARALLELISATION ET AUX REALISATIONS VLSI. LES ALGORITHMES CELLULAIRES ITERATIFS DANS LE DOMAINE DU TRAITEMENT D'IMAGES SONT PLUS PRECISEMENT ETUDIES. LA SECONDE PARTIE ILLUSTRE PAR TROIS APPLICATIONS DANS L'ETUDE DU MOUVEMENT (DETECTION DE MOUVEMENT, SEGMENTATION SPATIO-TEMPORELLE ET ESTIMATION DE MOUVEMENT PAR LE FLOT OPTIQUE) DES POSSIBILITES DES ALGORITHMES CELLULAIRES ET ITERATIFS. LA TROISIEME PARTIE DE CE TRAVAIL EST ORIENTEE ARCHITECTURES. UNE ARCHITECTURE GENERIQUE AUX ALGORITHMES CELLULAIRES ITERATIFS EST ETUDIEE. LE MODE ASYNCHRONE D'UNE TELLE ARCHITECTURE EST PLUS PARTICULIEREMENT DEVELOPPE. LES AVANTAGES TECHNOLOGIQUES DE L'ASYNCHRONISME NE SONT PLUS A DEMONTRER, PAR CONTRE LE COMPORTEMENT DES ALGORITHMES DANS UN TEL CONTEXTE N'EST PAS TOUJOURS EVIDENT ET NOUS MONTRONS QUE MOYENNANT LE DEVELOPPEMENT D'UNE ARCHITECTURE A DEUX NIVEAUX IL NOUS EST POSSIBLE DE CONTROLER LA CONVERGENCE D'ALGORITHMES DE RELAXATION OU CELLE-CI N'EST DEMONTREE THEORIQUEMENT NI DANS LE MODE SYNCHRONE NI DANS LE MODE ASYNCHRONE

Book   tude d architectures VLSI num  riques parall  les et asynchrones pour la mise en oeuvre de nouveaux algorithmes d analyse et rendu d images

Download or read book tude d architectures VLSI num riques parall les et asynchrones pour la mise en oeuvre de nouveaux algorithmes d analyse et rendu d images written by Frédéric Robin and published by . This book was released on 1997 with total page 16 pages. Available in PDF, EPUB and Kindle. Book excerpt:

Book Parallel Image Analysis

Download or read book Parallel Image Analysis written by Akira Nakamura and published by Springer Science & Business Media. This book was released on 1992-12-02 with total page 328 pages. Available in PDF, EPUB and Kindle. Book excerpt: This volume contains the papers selected for presentation at the Second International Conference on Parallel Image Analysis (ICPIA '92), held in Ube, Japan, December 21-23, 1992. The conference topics are data structures, parallel algorithms and architectures, neural networks, computational vision, syntactic generation and recognition, and multidimensional models. The first meeting with these topics was theInternational Colloquium on Parallel Image Processing, which took place in Paris in June 1991. The aim of the meetings is to bring together specialistsfrom various countries who are interested in the topics and to stimulatetheoretical and practical research in the field of parallel image processingand analysis. The volume contains three invited papers, a summary of a tutorial lecture, and twenty selected and refereed communications.

Book Architectures sp  cialis  es de circuits VLSI pour le traitement num  rique du signal

Download or read book Architectures sp cialis es de circuits VLSI pour le traitement num rique du signal written by Gilles Privat and published by . This book was released on 1987 with total page 213 pages. Available in PDF, EPUB and Kindle. Book excerpt: ON PRESENTE UNE ETUDE DES ARCHITECTURES DE CIRCUITS VLSI SPECIFIQUES D'APPLICATIONS AU TRAITEMENT NUMERIQUE DU SIGNAL SUR L'EXEMPLE DE LA FONCTION DE CONVOLUTION. CONCEPTS FONDAMENTAUX ET REVUE DES DIFFERENTES ARCHITECTURES, CLASSIQUES OU NON, REALISANT LE CALCUL DE CONVOLUTIONS LINEAIRES, DECRITES DANS UN FORMALISME UNITAIRE EN ASSURANT LE COMPROMIS SURFACE/DEBIT PAR LE BIAIS DU PIPELINAGE. ON EVALUE EGALEMENT DES ARCHITECTURES UTILISANT UN CALCUL PAR TRANSFORMEES RECTANGULAIRES (ALGORITHMES DE WINOGRAD ET D'AGARWAL-COOLEY) ET DES TRANSFORMEES EN NOMBRES ENTIERS. DEUX EXEMPLES DE CONCEPTION COMPLETE DE CIRCUITS ENTIEREMENT SPECIALISES DESTINES A LA NORME DE RADIODIFFUSION PAR SATELLITE D2-MAC/PAQUETS SONT PRESENTES. IL S'AGIT D'UN DECODEUR DE SON DE HAUTE QUALITE A MISE EN FORME DU SPECTRE DE BRUIT A 25000 TRANSISTORS EN TECHNOLOGIE CMOS 2MU ET D'UN SURECHANTILLONNEUR DE LUMINANCE-CHROMINANCE EN TECHNOLOGIE NMOS 3MU.

Book Architectures VLSI pour l implantation d algorithmes de type produit matrice vecteur

Download or read book Architectures VLSI pour l implantation d algorithmes de type produit matrice vecteur written by Anne Lafage and published by . This book was released on 1991 with total page 210 pages. Available in PDF, EPUB and Kindle. Book excerpt: POUR TIRER EFFICACEMENT PARTIE DE L'EVOLUTION TECHNOLOGIQUE, L'UTILISATION D'UN FORT PARALLELISME DE CALCUL A L'INTERIEUR D'UN CIRCUIT ET LA MISE EN PARALLELE DE PLUSIEURS CIRCUITS DEVIENNENT LA SOLUTION POUR L'IMPLANTATION DE MACHINES A HAUTES PERFORMANCES. MAIS CE PARALLELISME EST EGALEMENT LA SOURCE DE DIFFICULTES POUR L'ARCHITECTURE: LE PROBLEME EST DE FOURNIR AUX CURS OPERATIFS DE PLUS EN PLUS PUISSANTS, LES DEBITS D'INFORMATIONS REQUIS ET D'EVACUER LEURS RESULTATS, SOUS UN ENSEMBLE DE CONTRAINTES TECHNOLOGIQUES MAIS AUSSI ECONOMIQUES, DE PACKAGING ET D'ASSEMBLAGE. POUR LEVER CES CONTRAINTES, IL N'EST D'AUTRE MOYEN QUE D'ECHANGER CE DEBIT D'ENTREE-SORTIE CONTRE UNE MEMORISATION INTERNE AU CIRCUIT: EN STOCKANT DES DONNEES UTILISEES PLUSIEURS FOIS, UNE INTERFACE PEUT CONVERTIR, UN DEBIT D'ENTREE-SORTIE FAIBLE, EN UNE BANDE PASSANTE INTERNE ELEVEE. SI CETTE TECHNIQUE EST FACILEMENT UTILISABLE DANS CERTAINES APPLICATIONS, COMME LE FILTRAGE D'IMAGE, ELLE EST EN REVANCHE PLUS DELICATE A METTRE EN UVRE DANS LES APPLICATIONS CONSIDEREES ICI. DANS UN PREMIER TEMPS, DES ARCHITECTURES VLSI SONT PRESENTEES POUR L'IMPLANTATION DE LA QUANTIFICATION VECTORIELLE, DE PRODUITS MATRICE-VECTEUR, ET D'OPERATIONS RELATIONNELLES SUR LES BASES DE DONNEES. POUR CHACUNE D'ELLE, NOUS NOUS SOMMES DONC ATTACHES A DETERMINER, ESTIMER ET COMPARER LES DIFFERENTS MOYENS D'ABAISSER LA PUISSANCE D'ENTREE-SORTIE. LES ARCHITECTURES DEVELOPPEES ONT SERVI DE FONDEMENT AU MODELE PROPOSE. IL DECRIT UNE CLASSE D'ARCHITECTURES, EN FONCTION DU NOMBRE D'OPERATEURS IMPLANTABLES SELON L'ETAT DE L'ART TECHNOLOGIQUE, DE LA FREQUENCE DE FONCTIONNEMENT INTERNE ET DU FORMAT DES DONNEES. IL PERMET DE CHOISIR SELON L'APPLICATION VISEE ET EN FONCTION DE LA PUISSANCE D'ENTREE-SORTIE, LE NOMBRE ET LA DIMENSION DES CACHES DE DONNEES ET DE RESULTATS, ET L'ORGANISATION DE LA PARTIE OPERATIVE. CE MODELE NOUS A PERMIS DE PROPOSER DES AMELIORATIONS POUR LES ARCHITECTURES DEVELOPPEES DANS LES PREMIERES PHASES.