EBookClubs

Read Books & Download eBooks Full Online

EBookClubs

Read Books & Download eBooks Full Online

Book Mise en oeuvre des processeurs de traitement rapide du signal pour la conception de syst  mes d  di  s    l automatique

Download or read book Mise en oeuvre des processeurs de traitement rapide du signal pour la conception de syst mes d di s l automatique written by Philippe Pierrot (auteur d'une thèse en Sciences appliquées).) and published by . This book was released on 1988 with total page 148 pages. Available in PDF, EPUB and Kindle. Book excerpt: L'AUTOMATIQUE D'AUJOURD'HUI DOIT TRES SOUVENT PRODUIRE DES RESULTATS EN TEMPS REEL A L'AIDE DE TECHNIQUES NUMERIQUES. OR, DEPUIS LE DEBUT DES ANNEES 80, PLUSIEURS TYPES DE PROCESSEURS SPECIALISES DANS LE TRAITEMENT RAPIDE DU SIGNAL SONT APPARUS SUR LE MARCHE, PARMI LESQUELS LES RESEAUX DE PROCESSEURS A ARCHITECTURE SYSTOLIQUE ET LES PROCESSEURS A ARCHITECTURE HARVARD. IL NOUS A ALORS SEMBLE JUDICIEUX DE METTRE EN UVRE CES TECHNIQUES SUR CES NOUVEAUX OUTILS A NOTRE DISPOSITION DE MANIERE A AMELIORER LES PERFORMANCES DES SYSTEMES ACTUELS. APRES AVOIR JUSTIFIE LE REJET DE LA PREMIERE CATEGORIE DE PROCESSEURS, ET LE CHOIX QUE NOUS AVONS FAIT POUR LA SECONDE, NOUS EXPOSONS LES RESULTATS OBTENUS POUR TROIS CLASSES D'ALGORITHMES: 1) CEUX QUI UTILISENT DES FONCTIONS ARITHMETIQUES STANDARDS ET DES MANIPULATIONS DE MATRICES SIMPLES (MULTIPLICATION, ADDITION...): VERSION RECURSIVE DE L'ALGORITHME DES MOINDRES CARRES ET METHODE DU GRADIENT; 2) CEUX QUI, EN PLUS, NECESSITENT LA RESOLUTION DE SYSTEMES MATRICIELS: VERSION DIRECTE DE L'ALGORITHME DES MOINDRES CARRES ET METHODE DE NEWTON; 3) CEUX POUR LESQUELS IL FAUT METTRE EN UVRE DES TECHNIQUES D'INVERSION DE MATRICES: FILTRAGE DE KALMAN. DE PLUS, AVANT D'EVOQUER LES PERSPECTIVES D'APPLICATION, NOUS PROPOSONS UNE ARCHITECTURE DE CARTE MATERIELLE ADAPTEE A CES TACHES

Book SPECIFICATION DE SYSTEMES DYNAMIQUES ET CONTRIBUTION A LEUR IMPLEMENTATION PROUVEE SUR DES PROCESSEURS DE TRAITEMENT DU SIGNAL  DSP

Download or read book SPECIFICATION DE SYSTEMES DYNAMIQUES ET CONTRIBUTION A LEUR IMPLEMENTATION PROUVEE SUR DES PROCESSEURS DE TRAITEMENT DU SIGNAL DSP written by NATHALIE.. MESSINA and published by . This book was released on 1998 with total page 218 pages. Available in PDF, EPUB and Kindle. Book excerpt: LA PRODUCTION AUTOMATIQUE DE CODE NON SEULEMENT EFFICACE MAIS AUSSI PROUVE CORRECT PAR RAPPORT A SA SPECIFICATION EST UN PROBLEME INTERESSANT CAR IL PERMET DE TENDRE VERS UN DES BUTS LES PLUS RECHERCHES : LA CONCEPTION ZERO DEFAUT. DE PLUS, DE NOMBREUX PROGRES DANS LE DOMAINE DE LA VERIFICATION FORMELLE ONT ETE REALISES CES DIX DERNIERES ANNEES ET LES INDUSTRIELS COMMENCENT A S'Y INTERESSER. CETTE THESE S'INSCRIT DANS CE CADRE POUR DES PROCESSEURS DEDIES AU TRAITEMENT DU SIGNAL, LES DSPS DE LA FAMILLE TMS320 DE TEXAS INSTRUMENTS. LE DEVELOPPEMENT D'APPLICATIONS SUR CES PROCESSEURS SE FAIT SOIT EN UTILISANT LE LANGAGE C COMME LANGAGE DE HAUT NIVEAU, SOIT DIRECTEMENT EN LANGAGE D'ASSEMBLAGE. LES COMPILATEURS C, BIEN QU'OPTIMISES, NE PERMETTENT PAS EN GENERAL D'ATTEINDRE, LORSQUE LA CIBLE EST UN DSP EN VIRGULE FIXE, UN NIVEAU DE PERFORMANCE SUFFISANT. DE PLUS UNE PROGRAMMATION EN LANGAGE D'ASSEMBLAGE N'EST RENTABLE QUE POUR DES APPLICATIONS STABLES ET PERENNES. EN FAIT, ON PEUT CONSIDERER QU'IL MANQUE DES LANGAGES DE HAUT NIVEAU PERMETTANT UNE PROGRAMMATION RAPIDE ET EFFICACE DES PROCESSEURS DSP. NOUS AVONS ALORS DEFINI UN LANGAGE DE PROGRAMMATION DECLARATIF D'UN NIVEAU D'ABSTRACTION RAISONNABLEMENT ELEVE (SML) DESTINE A LA SPECIFICATION DE SYSTEMES DYNAMIQUES QUE SONT LES APPLICATIONS DE TRAITEMENT DU SIGNAL. CE LANGAGE SML SE PLACE, EN FAIT A UN NIVEAU D'ABSTRACTION INFERIEUR A CELUI DES LANGAGES PLUS GENERALISTES TELS QUE SIGNAL, LUSTRE OU DES LANGAGES A DESCRIPTIONS GRAPHIQUES DONT IL POURRAIT SERVIR DE LANGAGE INTERMEDIAIRE. NOUS AVONS AUSSI DEFINI UNE MACHINE VIRTUELLE INTERMEDIAIRE SMAM, NON SEULEMENT POUR PALIER LES LIMITATIONS D'UNE IMPLEMENTATION FORTEMENT DEPENDANTE DU DSP CIBLE MAIS AUSSI POUR RENDRE LA PREUVE PLUS FACILE EN INTRODUISANT UN NIVEAU INTERMEDIAIRE D'ABSTRACTION ENTRE LA SPECIFICATION ET LE PROCESSEUR DSP. NOTRE CONTRIBUTION A CE NIVEAU A ETE DE PRODUIRE DU CODE DSP PLUS EFFICACE QUE CELUI PRODUIT PAR UN COMPILATEUR C PRINCIPALEMENT UTILISE AUJOURD'HUI. DE PLUS NOUS NOUS SOMMES INTERESSES A UNE IMPLEMENTATION PROUVEE DE PROGRAMMES SML SUR LES PROCESSEURS DSP CE QUI REVIENT A VERIFIER FORMELLEMENT QUE LE COMPILATEUR, PRODUISANT DU CODE ASSEMBLEUR A PARTIR D'UN PROGRAMME DE SPECIFICATION SML, EST CORRECT.

Book MISE EN UVRE DES PROCESSEURS DE TRAITEMENT RAPIDE DU SIGNAL DANS UN ENVIRONNEMENT PARALLELE  ETUDE DE L ORDONNANCEMENT D ALGORITHMES PARALLELES

Download or read book MISE EN UVRE DES PROCESSEURS DE TRAITEMENT RAPIDE DU SIGNAL DANS UN ENVIRONNEMENT PARALLELE ETUDE DE L ORDONNANCEMENT D ALGORITHMES PARALLELES written by PASCAL.. RISCHETTE and published by . This book was released on 1991 with total page pages. Available in PDF, EPUB and Kindle. Book excerpt: LES TRAVAUX PRESENTES AU TRAVERS DE CE MEMOIRE SONT RELATIFS A LA CONCEPTION ET A LA REALISATION D'UN MODULE DE TRAITEMENT ADAPTE AUX EXIGENCES DES APPLICATIONS A FORT TAUX DE CALCULS. DANS LE PREMIER CHAPITRE, NOUS SITUONS LE CONTEXTE DE CETTE ETUDE ET NOUS DONNONS UNE VUE, AUSSI COMPLETE QUE POSSIBLE, DE L'ETAT DE L'ART EN MATIERE D'ARCHITECTURES PARALLELES. LE CHAPITRE SUIVANT EST CONSACRE A L'ARCHITECTURE ET AUX PERFORMANCES DES MICROPROCESSEURS RAPIDES RECENTS. NOUS PRESENTONS SUR LES TROIS PRINCIPALES ARCHITECTURES QUI SUSCITENT UN INTERET PRIVILEGIE DE LA PART DES UTILISATEURS: LES PROCESSEURS A JEU D'INSTRUCTIONS COMPLEXE, LES PROCESSEURS A JEU D'INSTRUCTIONS REDUIT ET LES PROCESSEURS DE TRAITEMENT RAPIDE DU SIGNAL. AU TROISIEME CHAPITRE, NOUS DETAILLONS L'ARCHITECTURE INTERNE DU PROCESSEUR DE SIGNAL RETENU COMME ELEMENT CENTRAL DANS L'ELABORATION DU MODULE DE CALCUL RAPIDE. DANS LE QUATRIEME CHAPITRE, UN MODULE DE CALCUL RAPIDE, FONDE SUR LE CONCEPT DU PARALLELISME ET DONT L'ARCHITECTURE S'APPUIE SUR LES PERFORMANCES DES PROCESSEURS DE TRAITEMENT RAPIDE DU SIGNAL, EST EXPOSE. NOUS ETUDIONS L'EXTENSION DU PARALLELISME PAR ADJONCTION DE PLUSIEURS MODULES. DE NOUVELLES ARCHITECTURES SONT EGALEMENT PROPOSEES, METTANT EN UVRE D'AUTRES PROCESSEURS, COMME LE PD77240 DE NEC ET LE DSP96002 DE MOTOROLA. LE DERNIER CHAPITRE EST CONSACRE A L'ORDONNANCEMENT D'ALGORITHMES PARALLELES. NOUS PROPOSONS UNE ETUDE DES CAS STATIQUE ET DYNAMIQUE, SOUS CONTRAINTES; CELLES-CI POUVANT ETRE D'ORDRE MATERIEL, COMME LE NOMBRE ET LE TYPE DE PROCESSEURS, OU TEMPOREL, COMME LE TEMPS MINIMUM D'EXECUTION D'UN ALGORITHME. LA PRESENTATION D'UN LOGICIEL D'ORDONNANCEMENT Y EST EGALEMENT ABORDEE. NOUS METTONS EN EVIDENCE LES PROBLEMES LIES AU TRANSFERT DU PROGRAMME ET DES DONNEES EN ETUDIANT LE COMPORTEMENT TEMPOREL D'UN ALGORITHME EN FONCTION DE L'IMPORTANCE DU TRANSFERT. ENFIN, NOUS APPORTONS DES SOLUTIONS PERMETTANT DE MASQUER CE TEMPS DE TRANSFERT DANS DIFFERENTS CAS DE FIGURES

Book CONCEPTION ET REALISATION D UN SYSTEME DE TRAITEMENT NUMERIQUE DU SIGNAL AYANT COMME PRINCIPALE APPLICATION LA DECONVOLUTION RAPIDE EN TEMPS REEL

Download or read book CONCEPTION ET REALISATION D UN SYSTEME DE TRAITEMENT NUMERIQUE DU SIGNAL AYANT COMME PRINCIPALE APPLICATION LA DECONVOLUTION RAPIDE EN TEMPS REEL written by RUI.. SEARA and published by . This book was released on 1984 with total page 286 pages. Available in PDF, EPUB and Kindle. Book excerpt: ALGORITHME UTILISE POUR REALISER LA DECONVOLUTION SYSTEME PROPOSE POUR REALISER LA DECONVOLUTION EN TEMPS REEL. PROCESSEUR RAPIDE SPECIALISE, MACHINE-MAITRE, APPLICATIONS ET RESULTATS

Book Contribution    l   tude de l implantation d algorithmes de traitement de signal sur plateformes DSP DSP et DSP FPGA

Download or read book Contribution l tude de l implantation d algorithmes de traitement de signal sur plateformes DSP DSP et DSP FPGA written by Matthieu Torres and published by . This book was released on 2003 with total page 306 pages. Available in PDF, EPUB and Kindle. Book excerpt: Le développement d'un système embarqué se compose généralement d'une phase de développement algorithmique et d'une phase d'implantation sur la cible. Les problèmes posés lors de cette phase sont la définition d'une architecture matérielle et la migration des algorithmes sur les différents circuits mis en œuvre. Les problèmes spécifiques dégagés par ce type d'étude conditionnent fortement la conception même des algorithmes. Ce mémoire est une contribution à l'étude et à l'optimisation de l'implantation d'algorithmes de traitement du signal sur deux plateformes à base de processeurs DSP. La première est constituée d'une architecture biprocesseur et la seconde est mixte FPGA-DSP. La première partie présente brièvement les processeurs DSP. Leurs caractéristiques seront exposées avant d'aborder les principales tendances d'évolution. La seconde partie traite de la réalisation du système biprocesseur, développé pour une application de mixage audionumérique. Dans un premier temps, le système est présenté puis les algorithmes mis en œuvre sont exposés, avant de décrire l'architecture matérielle et la phase d'implantation. La troisième partie traite d'une application de télécommunication portant sur un démodulateur MDP4 à la norme DVB-RCS. Le démonstrateur réalisé dans ce cas est un système mixte FPGA-DSP. Après avoir présenté le contexte de cette étude, le développement algorithmique est exposé. On s'intéresse ensuite à l'architecture du système, sur un plan matériel et logiciel, en détaillant l'optimisation et la phase de validation ainsi qu'en prenant en compte les problèmes spécifiques propres à ce type d'architecture mixte. Le travail de thèse présenté a été conduit en milieu industriel, au sein de la société ARBOS Ingénierie, avec le support amont et étroit du laboratoire UMOP/GESTE. Les deux projets sur lesquels ce travail s'appuie ont été menés en partenariat avec les sociétés Save Diffusion et EUTELSAT

Book VLSI Digital Signal Processors

Download or read book VLSI Digital Signal Processors written by Vijay Madisetti and published by Butterworth-Heinemann. This book was released on 1995 with total page 554 pages. Available in PDF, EPUB and Kindle. Book excerpt: This is the only book that offers a thorough treatment of the following: design and application of programmable digital signal processors; formal specification and optimization of signal processing architectures and circuits; high-level synthesis of DSP architectures and datapaths; detailed treatment of application-specific integrated circuits (ASICs); scheduling, allocation and assignment algorithms for multiple processor DSP systems; and hardware/software co-design issues in DSP. VLSI Digital Signal Processors: An Introduction to Rapid Prototyping and Design Synthesis provides a cohesive, quantitative and clear exposition of the implementation and prototyping of digital signal processing algorithms on programmable signal processors, parallel processing systems and application-specific ICs. Included are both programmable and dedicated digital signal processors, and discussions of the latest optimization methods and the use of computer-aided-design techniques.

Book Conception d une architecture de processeur de signal VLSI  programmable en langage   volu   et optimale dans le traitement d algorithmes rapides

Download or read book Conception d une architecture de processeur de signal VLSI programmable en langage volu et optimale dans le traitement d algorithmes rapides written by Ciro-Andrés Martinez Garcia-Moreno and published by . This book was released on 1988 with total page 338 pages. Available in PDF, EPUB and Kindle. Book excerpt: CONCEPTION ET VALIDATION D'UNE ARCHITECTURE VLSI DE PROCESSEUR DE SIGNAL RAPIDE ET DIRECTEMENT PROGRAMMABLE EN LANGAGE EVOLUE QUI COMPREND ESSENTIELLEMENT DES PRIMITIVES DE TRAITEMENT NUMERIQUES DU SIGNAL, IMPLANTEES EN SILICIUM (CONVOLUTION, ADAPTATION, MODULE BIQUADRATIQUE, ETC.)LE PROCESSEUR PROPOSE EST PROGRAMMABLE SOIT PAR MACRO OU MICROINSTRUCTION, SOIT PAR UNE COMBINAISON DES DEUX. TOUTES LES INSTRUCTIONS DU PROGRAMME D'APPLICATION RESIDENT EN MEMOIRE EXTERNE. LA PARTIE OPERATIVE EST ORGANISEE EN 3 MEMOIRES RAM ET 3 BUS. LE MULTIPLIEUR-ACCUMULATEUR A ETE MODIFIE DE FACON A EFFECTUER EN UN SEUL CYCLE TOUTES LES SOMMES NECESSAIRES A L'ADAPTATION ET A LA CONVOLUTION.

Book LES ARCHITECTURES DE CIRCUITS DE TRAITEMENT DU SIGNAL A LA DEMANDE

Download or read book LES ARCHITECTURES DE CIRCUITS DE TRAITEMENT DU SIGNAL A LA DEMANDE written by Eric Martin and published by . This book was released on 1986 with total page 412 pages. Available in PDF, EPUB and Kindle. Book excerpt: COMPARAISON DES DIVERS PROCESSUS DE TRAITEMENT DU SIGNAL ET SPECIFICITES DE CHAQUE TYPE D'ARCHITECTURE. OUTILS INTER-ACTIFS GRAPHIQUE D'EVALUATION. PROPOSITION D'UNE ARCHITECTURE OPTIMISEE. REALISATION D'UNE MACHINE DEDIEE A LA TRANSFORMEE DE FOURIER BIDIMENSIONNELLE SUR 5R POINTS COMPLEXES CODES SUR 16 BITS

Book M  thodologie de conception automatique pour multiprocesseur sur puce h  t  rog  ne

Download or read book M thodologie de conception automatique pour multiprocesseur sur puce h t rog ne written by Xinyu Li and published by . This book was released on 2009 with total page 145 pages. Available in PDF, EPUB and Kindle. Book excerpt: ITRS Semiconductor roadmap projects that hundreds of processors will be needed for future generation multiprocessor system on chip (MPSOC) designs. Current research topics contain modelling of multiprocessors and adequate levels of abstraction (TLM, RTL), performance evaluation and design space exploration, verification and test trough simulation or emulation. Design productivity is one of the most important challenges, which is a relatively new and open research issue. We propose to improve design productivity by raising IP reuse level to small scale multiprocessor (SSM) IP and by combining fast extension techniques for system level design automation in the framework of multi-FPGA emulator. In the thesis, different state-of-art NoC and MPSoC design methodologies are analyzed and compared to better understand the design approaches and to overcome their shortcomings. Then a fully automatic multi-objective design workflow is proposed for network on chip (NoC) at TLM (Transaction Level Modeling) level. The timing and area criteria extracted from RTL level are explored but not limited using the TLM NoC models of NoCexplorer, tool from Arteris. A linear programming methodology is provided as a solution for the organization and dimensioning of eFPGA reconfigurable area to maximize the efficiency of network on chip mapping. The main contribution is the automatic design flow for large scale MPSoC design based on the reuse of SSM IP. Based on it, an automatic design flow is proposed for data parallel and pipelined signal processing applications on multiprocessor with NoC, using cryptographic application TDES (Triple Data Encryption Standard) as an example. High level synthesis tool is used to generate hardware accelerators, which are added to explore the tradeoff in area-performance while still privileging multiprocessor basis for the implementation. OCP-IP NoC benchmarks are executed on the generated 48-core and 672-core multi-processor for performance evaluation. All the work done in this thesis is the basis of “MPSOC explorer”, an ongoing industrial project for large scale MPSoC design exploration supported by European Union and French government.

Book M  thode de conception rapide d   architecture massivement parall  le sur puce

Download or read book M thode de conception rapide d architecture massivement parall le sur puce written by Mouna Baklouti Kammoun and published by . This book was released on 2010 with total page 183 pages. Available in PDF, EPUB and Kindle. Book excerpt: Les travaux présentés dans cette thèse s’inscrivent dans le cadre des recherches menés sur la conception et implémentation des systèmes sur puce à hautes performances afin d’accélérer et faciliter la conception ainsi que la mise en œuvre des applications de traitement systématique à parallélisme de données massif. Nous définissons dans ce travail un système SIMD massivement parallèle sur puce nommé mppSoC : massively parallel processing System on Chip. Ce système est générique et paramétrique pour s’adapter à l’application. Nous proposons une démarche de conception rapide et modulaire pour mppSoC. Cette conception se base sur un assemblage de composants ou IPs. À cette fin, une bibliothèque mppSoCLib est mise en place. Le concepteur pourra directement choisir les composants nécessaires et définir les paramètres du système afin de construire une configuration SIMD répondant à ses besoins. Une chaîne de génération automatisée a été développée. Cette chaîne permet la génération automatique du code VHDL d’une configuration mppSoC modélisée à haut niveau d’abstraction (UML). Le code VHDL produit est directement simulable et synthétisable sur FPGA. Cette chaîne autorise la définition à un haut niveau d’abstraction d’une configuration adéquate à une application donnée. À partir de la simulation du code généré automatiquement, nous pouvons modifier la configuration dans une démarche d’exploration pour le moment semi-automatique. Nous validons mppSoC dans un contexte applicatif réel de traitement vidéo à base de FPGA. Dans ce même contexte, une comparaison entre mppSoC et d’autres systèmes montre les performances suffisantes et l’efficacité de mppSoC.

Book ETUDE  MISE EN OEUVRE ET TESTS D UN SIMULATEUR DE MICROPROCESSEUR DE TRAITEMENT DU SIGNAL

Download or read book ETUDE MISE EN OEUVRE ET TESTS D UN SIMULATEUR DE MICROPROCESSEUR DE TRAITEMENT DU SIGNAL written by Denis Aubert and published by . This book was released on 1987 with total page 142 pages. Available in PDF, EPUB and Kindle. Book excerpt: PRESENTATION D'UNE NOUVELLE METHODE DE SIMULATION DES SYSTEMES MICROPROGRAMMES, UTILISANT LE MACRO-ASSEMBLEUR. CETTE METHODE EST APPLIQUEE SUR UN SIMULATEUR POUR PROCESSEUR DE SIGNAL INTERNE. EVALUATION DES PERFORMANCES DE CETTE TECHNIQUE DE SIMULATION

Book Contribution    la mise en   uvre d   une plate forme de prototypage rapide pour la conception des syst  mes sur puce

Download or read book Contribution la mise en uvre d une plate forme de prototypage rapide pour la conception des syst mes sur puce written by Abdelhalim Samahi and published by . This book was released on 2007 with total page 139 pages. Available in PDF, EPUB and Kindle. Book excerpt: Les travaux de cette thèse, menés dans le cadre du projet STARSoC (Synthesis Tool for Adaptive and Reconfigurable System-On-Chip), consistent à la mise en \oe{}uvre d'une méthodologie de conception de plates-formes SoC, basée sur un langage de description de haut niveau. Cette méthodologie propose un environnement de conception haut-niveau, basé sur des processus logiciels/matériels parallèles communicants. Un modèle Architectural multiprocesseur de référence est proposé. Ce modèle intègre des composants logiciels (processeurs) et des composants matériels (accélérateurs). Ces composants sont connectés au bus de communication via des interfaces génériques de communication. Un flot de conception complet composé principalement d'un générateur de logiciel et d'un générateur de matériel. Le générateur de logiciel permet d'extraire les programmes qui vont être exécutés par les processeurs, le générateur de matériel est dédié pour synthétiser la plate-forme matérielle. Ce dernier a pour rôle de générer les bus hiérarchiques en fonction des besoins de l'application avec les interfaces de communication nécessaires et de connecter les IPs (processeurs, accélérateurs, contrôleurs, etc.) autour du bus de communication. La méthodologie utilisée par l'outil STARSoC permet de réduire significativement le temps de conception de plate-formes multiprocesseur sur puce (MPSoC) intégrant des parties logicielles et matérielles. Plusieurs applications de traitement du signal et des images ont été développées pour valider l'efficacité de cette méthodologie.

Book ANALYSE ET SYNTHESE D ARCHITECTURES EN TRAITEMENT DU SIGNAL ET D IMAGES

Download or read book ANALYSE ET SYNTHESE D ARCHITECTURES EN TRAITEMENT DU SIGNAL ET D IMAGES written by Olivier Sentieys and published by . This book was released on 1993 with total page 224 pages. Available in PDF, EPUB and Kindle. Book excerpt: LA COMPLEXITE TOUJOURS CROISSANTE DES ALGORITHMES DE TRAITEMENT DU SIGNAL ET D'IMAGES OBLIGE LE CONCEPTEUR DE SYSTEMES NUMERIQUES A CONSIDERER UNE NOUVELLE METHODE DE TRAVAIL, SURTOUT DEPUIS L'UTILISATION DU PARALLELISME POUR REPONDRE AUX CONTRAINTES DE TEMPS REEL. LA MATERIALISATION AUTOMATIQUE D'UN COMPOSANT OU D'UN SYSTEME EST SUPPORTEE PAR DEUX FAMILLES D'OUTILS DE CAO EN ARCHITECTURE: L'AIDE A LA CONCEPTION ET LA SYNTHESE. NOUS ETUDIONS ICI DEUX VOIES COMPLEMENTAIRES QUI ADOPTENT UNE APPROCHE METHODOLOGIQUE DE LA CONCEPTION DES ARCHITECTURES PARALLELES ET QUI REPONDENT AUX PROBLEMES CONTRADICTOIRES DE TEMPS DE CALCUL IMPOSE ET DE MINIMISATION DE COUT. NOUS DEFINISSONS UNE METHODE D'ANALYSE DES SYSTEMES MULTIPROCESSEURS (MIMD A MEMOIRE DISTRIBUEE) PERMETTANT DE PREVOIR L'EFFICACITE ET LE TEMPS DE CALCUL DE L'IMPLEMENTATION D'UN ALGORITHME PARALLELISE PAR PARTAGE DE DONNEES. CETTE METHODOLOGIE EST BASEE SUR UNE MODELISATION FINE DE L'ARCHITECTURE (PROCESSEUR, RESEAU) ET DU COMPORTEMENT DE L'ALGORITHME. CES MODELES TIENNENT COMPTE DES PERFORMANCES DES UNITES FONCTIONNELLES DU PROCESSEUR ELEMENTAIRE ET PERMETTENT D'OBTENIR DES ERREURS DE PREVISIONS TRES FAIBLES. NOUS ETUDIONS EGALEMENT LE CAS DE LA SYNTHESE D'ARCHITECTURES DEDIEES AU TRAITEMENT DU SIGNAL SOUS CONTRAINTES DE TEMPS REEL. LES TRAITEMENTS A REALISER SONT DECRITS A L'AIDE D'UN LANGAGE DE HAUT NIVEAU ET SONT IMPLEMENTES A PARTIR D'UNE BIBLIOTHEQUE FORMELLE D'OPERATEURS. LA SYNTHESE ABOUTIT A LA GENERATION D'UNE ARCHITECTURE A CONTROLE PIPELINE QUI SUIT UN MODELE DE CUR DE PROCESSEUR DE TRAITEMENT DU SIGNAL. CETTE ARCHITECTURE EST DECRITE POUR S'INTERFACER AVEC DES OUTILS DE SYNTHESE LOGIQUE EN VUE DE SON INTEGRATION DANS UN ASIC. ENFIN NOUS ETUDIONS LA CONCEPTION D'ARCHITECTURES HETEROGENES DEDIEES EN ASSOCIANT LA FLEXIBILITE DES SYSTEMES MULTIPROCESSEURS ET LA RAPIDITE DE CALCUL D'UN ASIC. LA DEFINITION DES DEUX METHODES DE CONCEPTION PRECEDENTES PERMET D'ABOUTIR A UNE MODELISATION DE CE TYPE DE MACHINE ET A UNE ETUDE PREVISIONNELLE DE SON COMPORTEMENT VIS-A-VIS D'UNE APPLICATION, AFIN D'OPTIMISER L'ADEQUATION ENTRE L'ALGORITHME ET L'ARCHITECTURE SOUS CONTRAINTES DE TEMPS REEL ET DE COUT MINIMUM

Book Les optimisations d algorithmes de traitement de signal sur les architectures modernes parall  les et embarqu  es

Download or read book Les optimisations d algorithmes de traitement de signal sur les architectures modernes parall les et embarqu es written by Jean-Paul Perez-Seva and published by . This book was released on 2009 with total page 126 pages. Available in PDF, EPUB and Kindle. Book excerpt: Cette thèse s’intéresse aux méthodologies d’optimisation d’algorithmes de traitement de signal sur les architectures parallèles de processeurs embarqués. Cette étude a été réalisée dans le cadre de Kontron Modular Computers, entreprise spécialisée dans la conception de calculateurs et systèmes répondant à des contraintes d’utilisation en température, chocs et vibrations. L’état de l’art des différentes architectures destinées au milieu embarqué permet de mettre en évidence les différents outils d’optimisation mis à disposition par les concepteurs de processeurs. L’accent est particulièrement mis sur les solutions bénéfiques aux calculs flottants intensifs, tout en notifiant les points communs et les divergences entre les différents processeurs. Le choix de l’algorithme de transformée de Fourier, comme algorithme représentatif des applications de traitement de signal, permet de détailler étape par étape les différents choix d’optimisation dans le cas d’une implémentation sur un PowerPC 970FX. Nous montrons comment à partir d’un algorithme radix-2, il est possible de réduire au plus prés du minimum la complexité de calcul grâce à l’usage de l’instruction de multiplication addition fusionnée. Nous proposons enfin une méthodologie de programmation multi-architectures utilisant le retour d’expérience précédent afin d’optimiser l’ordonnancement des instructions constituant l’algorithme. Le contexte embarqué impose l’usage de processeurs aux fréquences inférieures à celles du marché des serveurs. De plus, les différentes contraintes régissant ce domaine d’application favorise la réduction du nombre de calculateurs. C’est ainsi, à travers la recherche d’un ordonnancement optimal des instructions, qu’il est possible de saturer le pipeline d’exécution de ces dernières et d’exploiter le maximum de performances de calcul des processeurs impliqués.

Book CONCEPTION ET REALISATION D UN PROCESSEUR MICROPROGRAMMABLE DESTINE AU TRAITEMENT NUMERIQUE DU SIGNAL EN TEMPS REEL

Download or read book CONCEPTION ET REALISATION D UN PROCESSEUR MICROPROGRAMMABLE DESTINE AU TRAITEMENT NUMERIQUE DU SIGNAL EN TEMPS REEL written by JEAN.. TERZAKIS and published by . This book was released on 1982 with total page 209 pages. Available in PDF, EPUB and Kindle. Book excerpt: ETUDE DE LA REALISATION PHYSIQUE DES FILTRES NUMERIQUES. LES PROCESSEURS PROGRAMMABLES DESTINES AU TRAITEMENT NUMERIQUE DU SIGNAL: MATERIELS ET ARCHITECTURES. DESCRIPTION DU SYSTEME PROPOSE: OBJECTIFS ET CARACTERISTIQUES GENERALES, DESCRIPTION DU PROCESSEUR. APPLICATIONS: FILTRES NUMERIQUES NON RECURSIFS ET UN EMETTEUR NUMERIQUE POUR MODEM A 2400 BITS/S

Book Traitement num  rique du signal

Download or read book Traitement num rique du signal written by Maurice Bellanger and published by . This book was released on 2002 with total page 482 pages. Available in PDF, EPUB and Kindle. Book excerpt: Les techniques numériques apportent en traitement du signal des possibilités prodigieuses : une conception rigoureuse et une maîtrise complète des systèmes, une grande reproductibilité des équipements et une grande stabilité de leurs caractéristiques en exploitation, enfin, une remarquable facilité de supervision et de reconfiguration. Leur degré d'abstraction et leurs prérequis théoriques peuvent cependant être un frein à leur utilisation. L'ambition du présent ouvrage est de vaincre cet obstacle et de faciliter leur maîtrise en faisant la liaison entre la théorie et la pratique et en mettant à la portée du lecteur les résultats les plus utiles du domaine. Le lecteur trouvera ainsi une présentation claire et concise des principales techniques de traitement numérique, une comparaison de leurs mérites comme les résultats les plus utiles du domaine, sous une forme directement exploitable aussi bien pour la conception des systèmes que pour une évaluation rapide dans le cadre de l'élaboration d'un projet en temps limité. Des exemples simples et des programmes utiles pour le calcul ou la simulation de systèmes sont donnés et des exercices, généralement tirés de cas concrets, sont proposés à chaque chapitre. Il y est répondu en fin d'ouvrage. Entre autres actualisations et développements nouveaux, cette septième édition comporte désormais une partie sur le filtre différentiateur et sur l'interpolation.