EBookClubs

Read Books & Download eBooks Full Online

EBookClubs

Read Books & Download eBooks Full Online

Book Conception de logiciels d optimisation sous contraintes d architectures VLSI pour le traitement d images   le probleme du controle

Download or read book Conception de logiciels d optimisation sous contraintes d architectures VLSI pour le traitement d images le probleme du controle written by François Verdier (professeur d'électronique).) and published by . This book was released on 1995 with total page 0 pages. Available in PDF, EPUB and Kindle. Book excerpt:

Book Human and Machine Perception

Download or read book Human and Machine Perception written by V. Cantoni and published by . This book was released on 1997 with total page 352 pages. Available in PDF, EPUB and Kindle. Book excerpt:

Book Architectures VLSI pour l implantation d algorithmes de type produit matrice vecteur

Download or read book Architectures VLSI pour l implantation d algorithmes de type produit matrice vecteur written by Anne Lafage and published by . This book was released on 1991 with total page 210 pages. Available in PDF, EPUB and Kindle. Book excerpt: POUR TIRER EFFICACEMENT PARTIE DE L'EVOLUTION TECHNOLOGIQUE, L'UTILISATION D'UN FORT PARALLELISME DE CALCUL A L'INTERIEUR D'UN CIRCUIT ET LA MISE EN PARALLELE DE PLUSIEURS CIRCUITS DEVIENNENT LA SOLUTION POUR L'IMPLANTATION DE MACHINES A HAUTES PERFORMANCES. MAIS CE PARALLELISME EST EGALEMENT LA SOURCE DE DIFFICULTES POUR L'ARCHITECTURE: LE PROBLEME EST DE FOURNIR AUX CURS OPERATIFS DE PLUS EN PLUS PUISSANTS, LES DEBITS D'INFORMATIONS REQUIS ET D'EVACUER LEURS RESULTATS, SOUS UN ENSEMBLE DE CONTRAINTES TECHNOLOGIQUES MAIS AUSSI ECONOMIQUES, DE PACKAGING ET D'ASSEMBLAGE. POUR LEVER CES CONTRAINTES, IL N'EST D'AUTRE MOYEN QUE D'ECHANGER CE DEBIT D'ENTREE-SORTIE CONTRE UNE MEMORISATION INTERNE AU CIRCUIT: EN STOCKANT DES DONNEES UTILISEES PLUSIEURS FOIS, UNE INTERFACE PEUT CONVERTIR, UN DEBIT D'ENTREE-SORTIE FAIBLE, EN UNE BANDE PASSANTE INTERNE ELEVEE. SI CETTE TECHNIQUE EST FACILEMENT UTILISABLE DANS CERTAINES APPLICATIONS, COMME LE FILTRAGE D'IMAGE, ELLE EST EN REVANCHE PLUS DELICATE A METTRE EN UVRE DANS LES APPLICATIONS CONSIDEREES ICI. DANS UN PREMIER TEMPS, DES ARCHITECTURES VLSI SONT PRESENTEES POUR L'IMPLANTATION DE LA QUANTIFICATION VECTORIELLE, DE PRODUITS MATRICE-VECTEUR, ET D'OPERATIONS RELATIONNELLES SUR LES BASES DE DONNEES. POUR CHACUNE D'ELLE, NOUS NOUS SOMMES DONC ATTACHES A DETERMINER, ESTIMER ET COMPARER LES DIFFERENTS MOYENS D'ABAISSER LA PUISSANCE D'ENTREE-SORTIE. LES ARCHITECTURES DEVELOPPEES ONT SERVI DE FONDEMENT AU MODELE PROPOSE. IL DECRIT UNE CLASSE D'ARCHITECTURES, EN FONCTION DU NOMBRE D'OPERATEURS IMPLANTABLES SELON L'ETAT DE L'ART TECHNOLOGIQUE, DE LA FREQUENCE DE FONCTIONNEMENT INTERNE ET DU FORMAT DES DONNEES. IL PERMET DE CHOISIR SELON L'APPLICATION VISEE ET EN FONCTION DE LA PUISSANCE D'ENTREE-SORTIE, LE NOMBRE ET LA DIMENSION DES CACHES DE DONNEES ET DE RESULTATS, ET L'ORGANISATION DE LA PARTIE OPERATIVE. CE MODELE NOUS A PERMIS DE PROPOSER DES AMELIORATIONS POUR LES ARCHITECTURES DEVELOPPEES DANS LES PREMIERES PHASES.

Book ARCHITECTURES VLSI POUR LE TRAITEMENT D IMAGES

Download or read book ARCHITECTURES VLSI POUR LE TRAITEMENT D IMAGES written by Nicolas Demassieux and published by . This book was released on 1903 with total page 249 pages. Available in PDF, EPUB and Kindle. Book excerpt: LE DOMAINE DE L'ARCHITECTURE INTEGREE POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ARRIVE MAINTENANT A MATURITE; LES PREMIERS PRODUITS INDUSTRIELS SORTENT ACTUELLEMENT. IL NOUS PARAISSAIT DONC IMPORTANT D'EFFECTUER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL. AINSI, CETTE THESE PRESENTE DANS LE DETAIL LES PROBLEMES D'ENTREE-SORTIE ET DE MEMORISATION, LES FILTRAGES A BASE DE TRI, LES TRANSFORMATIONS COMME LA TRANSFORMEE EN COSINUS DISCRETE OU LES TRANSFORMATIONS GEOMETRIQUES. UN TRAVAIL SUR L'OPTIMISATION ARCHITECTURALE POUR DE TELS PROBLEMES PRECEDE EN GENERAL LA PRESENTATION D'UNE OU DE PLUSIEURS REALISATIONS DE CIRCUITS INTEGRES. CEPENDANT, LA ROUTE EST ENCORE LONGUE POUR ACCEDER A UNE REELLE MAITRISE DES ARCHITECTURES INTEGREES. IL NOUS EST DONC AUSSI APPARU IMPORTANT DE MIEUX COMPRENDRE LES LOIS REGISSANT LES IMPLANTATIONS MATERIELLES, PLUS PARTICULIEREMENT SOUS FORME DE CIRCUITS VLSI. CES LOIS DE L'ARCHITECTURE RELIENT DES PARAMETRES TELS QUE LA PUISSANCE DE CALCUL, LA MEMORISATION NECESSAIRE ET LE DEBIT DES COMMUNICATIONS ENTRE LES DIFFERENTES RESSOURCES MATERIELLES, AINSI QUE, A UN NIVEAU INFERIEUR, SURFACE, VITESSE ET CONSOMMATION DES OPERATEURS. LA COMPREHENSION DE CES LOIS PERMET D'OPTIMISER DES OPERATEURS INTEGRES, DE DEGAGER LES COMPROMIS POSSIBLES POUR UNE ARCHITECTURE DONNEE ET PLUS GENERALEMENT, DE MODELISER LES ARCHITECTURES. CETTE THESE ESSAYE DONC DE SATISFAIRE DE DEUX OBJECTIFS: PRESENTER UN TOUR D'HORIZON DES CIRCUITS INTEGRES POUR LE TRAITEMENT D'IMAGES EN TEMPS REEL ET PROPOSER UN MODELE PRATIQUE DE TELLES ARCHITECTURES AFIN DE CONTRIBUER A LA COMPREHENSION DES MECANISMES ET DE L'EFFICACITE DU TRAITEMENT MATERIEL DE L'INFORMATION.

Book ESTIMATION DE COMPLEXITE ET TRANSFORMATIONS D  ALGORITHMES DE TRAITEMENT DU SIGNAL POUR LA CONCEPTION DE CIRCUITS VLSI

Download or read book ESTIMATION DE COMPLEXITE ET TRANSFORMATIONS D ALGORITHMES DE TRAITEMENT DU SIGNAL POUR LA CONCEPTION DE CIRCUITS VLSI written by JEAN-PHILIPPE.. DIGUET and published by . This book was released on 1996 with total page 200 pages. Available in PDF, EPUB and Kindle. Book excerpt: LE CADRE DE LA THESE EST CELUI DE LA SYNTHESE D'ARCHITECTURES, CE DERNIER REGROUPE L'ENSEMBLE DES TECHNIQUES MISES EN UVRE POUR CONCEVOIR DE MANIERE AUTOMATIQUE ET OPTIMISEE DES CIRCUITS REALISANT DES APPLICATIONS DECRITES SIMPLEMENT DE MANIERE COMPORTEMENTALE. DANS CE DOMAINE EST ABORDE SPECIFIQUEMENT LE PROBLEME DE L'ESTIMATION A PRIORI DU COUT D'UNE ARCHITECTURE, SOUS CONTRAINTE DE TEMPS D'ITERATION. DEUX METHODES NOUVELLES SONT PRESENTEES, CHACUNE REPONDANT A UN OBJECTIF DIFFERENT. LA PREMIERE EST UNE ESTIMATION PROBABILISTE ET DYNAMIQUE, ELLE FOURNIT AU CONCEPTEUR DES METRIQUES LUI PERMETTANT DE JUGER DE LA COMPLEXITE MATERIELLE ET DE LA REPARTITION DES RESSOURCES DANS LE TEMPS. SON BUT EST DE CARACTERISER LES CHOIX DE SPECIFICATIONS EFFECTUES, DE MANIERE A FAVORISER PAR LA SUITE LE RECOURS A D'EVENTUELLES TRANSFORMATIONS DE TYPES ALGORITHMIQUE, FONCTIONNEL ET STRUCTUREL. IL S'AGIT D'UNE ETUDE FAISANT APPEL A UNE NOTION RECENTE ET PEU ETUDIEE, CELLE DU GUIDAGE DANS L'ESPACE DES TRANSFORMATIONS POUR L'OPTIMISATION DE L'ADEQUATION ALGORITHME ARCHITECTURE. LA SECONDE TECHNIQUE PROPOSEE EST CONSACREE A L'ESTIMATION PRECISE DES RESSOURCES MATERIELLES REQUISES PAR L'ALGORITHEM TRAITE, POUR RESPECTER LA CONTRAINTE DE TEMPS. ELLE S'ADRESSE A L'UTILISATEUR ET A L'OUTIL DE CAO. SON ORIGINALITE PROVIENT DU CALCUL DUAL DES BESOINS EN UNITES FONCTIONNELLES ET DU PIPELINE ASSOCIE, A TRAVERS UNE ETUDE FINE DES CAUSES DE SOUS ET SUR-ESTIMATION. DE CETTE ESTIMATION, RESSORT EGALEMENT UNE CONNAISSANCE PRECISE DE LA MOBILITE EXACTE DES OPERATIONS DU GRAPHE FLOT DE DONNEES SANS A PRIORI SUR L'ORDONNANCEMENT. LES DEUX TYPES D'ESTIMATIONS SONT INTEGREES DANS L'OUTIL DE SYNTHESE D'ARCHITECTURE GAUT

Book Architecture VLSI pour le codage en sous bandes

Download or read book Architecture VLSI pour le codage en sous bandes written by Kamal Nourji and published by . This book was released on 1995 with total page 260 pages. Available in PDF, EPUB and Kindle. Book excerpt: L'EMERGENCE DES SYSTEMES D'INFORMATION ENGENDRE UNE PROLIFERATION DES QUANTITES DE DONNEES VEHICULEES (IMAGE, VOIX, TEXTE). FACE A CETTE PROBLEMATIQUE, LA COMPRESSION S'IMPOSE COMME UNE SOLUTION INCONTOURNABLE. ELLE FACILITE LE STOCKAGE ET LA TRANSMISSION DE DONNEES. DANS LE DOMAINE DE LA TELEVISION NUMERIQUE, PLUSIEURS EFFORTS DE NORMALISATION INTERNATIONAUX ONT DONNE LIEU A DES NORMES DE COMPRESSION. ACTUELLEMENT, LA TELEVISION HAUTE DEFINITION (TVHD) BENEFICIE DE TOUTES LES EXPERIENCES CONCERNANT LE VISIOPHONE, LA VIDEO CONFERENCE. CETTE THESE A DEMARRE A LA VEILLE DE LA DEFINITION DU STANDARD MPEG2 DESTINE A LA COMPRESSION D'IMAGES NUMERIQUES AVEC DES DEBITS ALLANT JUSQU'A CEUX DE LA TVHD. DANS LE CADRE DE CETTE NORMALISATION, LA DCT ET LE CODAGE EN SOUS-BANDE ONT ETE LES DEUX TECHNIQUES CANDIDATES AU MODULE DU CODAGE D'IMAGES. CETTE THESE AVAIT UN DOUBLE OBJECTIF: (I) PROPOSER DES ARCHITECTURES SYSTEME REDUISANT LA COMPLEXITE DU CODAGE EN SOUS-BANDE AVEC DES TRANSFORMEES RECOUVRANTES. POUR CELA, UN TRAITEMENT PAR BLOC DE L'IMAGE A OFFERT UNE COMPLEXITE EQUIVALENTE A CELLE DE LA DCT TOUT EN REDUISANT LES EFFETS DE BLOC. (II) DEVELOPPER, DANS LE CADRE DU CODAGE D'IMAGE TVHD, DES ARCHITECTURES VLSI D'UN GENERATEUR DE DCT ET D'UN CODEUR EN SOUS-BANDE. POUR CELA, DES OUTILS D'AIDE A LA SYNTHESE ET A L'OPTIMISATION DE CES APPLICATIONS ONT ETE MIS EN PLACE. POUR CELA UNE SYNTHESE DU PRODUIT SCALAIRE A BASE D'ARITHMETIQUE DISTRIBUEE A DONNE NAISSANCE A UNE GENERALISATION D'ARCHITECTURES DE FILTRES A COEFFICIENTS CONSTANTS. CET OUTIL D'EVALUATION DE COMPLEXITE ARCHITECTURALE EST UNE FORTE CONTRIBUTION AU DOMAINE DU TRAITEMENT DU SIGNAL NUMERIQUE EN GENERAL. DES SYNTHESES VHDL DE CES DEUX APPLICATIONS ONT PERMIS DE VALIDER NOTRE METHODOLOGIE DE SYNTHESE PREALABLEMENT DEFINIE.

Book Pr  diction de performance d algorithmes de traitement d images sur diff  rentes architectures hardwares

Download or read book Pr diction de performance d algorithmes de traitement d images sur diff rentes architectures hardwares written by Nicolas Soucies and published by . This book was released on 2015 with total page 0 pages. Available in PDF, EPUB and Kindle. Book excerpt: Dans le contexte de la vision par ordinateur, le choix d'une architecture de calcul est devenu de plus en plus complexe pour un spécialiste du traitement d'images. Le nombre d'architectures permettant de résoudre des algorithmes de traitement d'images augmente d'année en année. Ces algorithmes s'intègrent dans des cadres eux-mêmes de plus en plus complexes répondant à de multiples contraintes, que ce soit en terme de capacité de calculs, mais aussi en terme de consommation ou d'encombrement. A ces contraintes s'ajoute le nombre grandissant de types d'architectures de calculs pouvant répondre aux besoins d'une application (CPU, GPU, FPGA). L'enjeu principal de l'étude est la prédiction de la performance d'un système, cette prédiction pouvant être réalisée en phase amont d'un projet de développement dans le domaine de la vision. Dans un cadre de développement, industriel ou de recherche, l'impact en termes de réduction des coûts de développement, est d'autant plus important que le choix de l'architecture de calcul est réalisé tôt. De nombreux outils et méthodes d'évaluation de la performance ont été développés mais ceux-ci, se concentrent rarement sur un domaine précis et ne permettent pas d'évaluer la performance sans une étude complète du code ou sans la réalisation de tests sur l'architecture étudiée. Notre but étant de s'affranchir totalement de benchmark, nous nous sommes concentrés sur le domaine du traitement d'images pour pouvoir décomposer les algorithmes du domaine en éléments simples ici nommées briques élémentaires. Dans cette optique, un nouveau paradigme qui repose sur une décomposition de tout algorithme de traitement d'images en ces briques élémentaires a été conçu. Une méthode est proposée pour modéliser ces briques en fonction de paramètres software et hardwares. L'étude démontre que la décomposition en briques élémentaires est réalisable et que ces briques élémentaires peuvent être modélisées. Les premiers tests sur différentes architectures avec des données réelles et des algorithmes comme la convolution et les ondelettes ont permis de valider l'approche. Ce paradigme est un premier pas vers la réalisation d'un outil qui permettra de proposer des architectures pour le traitement d'images et d'aider à l'optimisation d'un programme dans ce domaine.

Book Architecture VLSI pour le codage d images

Download or read book Architecture VLSI pour le codage d images written by Marc Renaudin and published by . This book was released on 1990 with total page 412 pages. Available in PDF, EPUB and Kindle. Book excerpt: UNE SYNTHESE BIBLIOGRAPHIQUE TRES COMPLETE DES TECHNIQUES DE CODAGE DE SEQUENCES D'IMAGES ANIMEES ET LEUR EVOLUTION AU COURS DES DERNIERES ANNEES OFFRE UNE VUE D'ENSEMBLE SUR LE DOMAINE DE LA COMPRESSION D'IMAGES, ET DECRIT LES GRANDES CLASSES D'ALGORITHMES UTILISES DANS LES CODEURS DE LA PREMIERE GENERATION. L'ESTIMATION DE MOUVEMENT EST LA TACHE LA PLUS INTENSIVE EN CALCULS DANS LES CODEURS HYBRIDES A COMPENSATION DE MOUVEMENT. L'ETUDE ARCHITECTURALE DES DIFFERENTS NIVEAUX DE STRUCTURE, S'APPUYANT SUR UNE METHODE CLASSIQUE DE SYNTHESE D'ARCHITECTURES SYSTOLIQUES, CONDUIT A LA MAITRISE D'UN ENSEMBLE DE CONCEPTS ET D'OPERATEURS DE TRAITEMENT FACILEMENT EXPLOITABLES POUR LA CONCEPTION DE CIRCUITS D'ESTIMATION DE MOUVEMENT ADAPTES A UNE VASTE GAMME DE DEBITS DE TRANSMISSION. LE FORMALISME UTILISE OFFRE UNE OUVERTURE SUR UNE ETUDE ARCHITECTURALE PLUS GENERALE QUI CONCERNE UNE CLASSE D'OPERATEURS DE TYPE CONVOLUTIONNEL UTILISES EN CODAGE D'IMAGES. L'ETUDE DES PROPRIETES STRUCTURELLES COMMUNES AUX OPERATEURS DE TRAITEMENT DE CETTE CLASSE MENE A LA SPECIFICATION D'UNE STRUCTURE GENERIQUE SEMI-SYSTOLIQUE COMPATIBLE AVEC LES ENVIRONNEMENTS SYSTEMES PSEUDO-ASYNCHRONES USUELS. L'ULTIME ETAPE CONCERNE L'INTEGRATION DE SYSTEMES STANDARD DE CODAGE DE SEQUENCES D'IMAGES ANIMEES COMPOSES D'UN ENSEMBLE PEU STRUCTURE D'ALGORITHMES VARIES. POUR L'IMPLEMENTATION D'UN TEL SYSTEME, L'ARCHITECTE DISPOSE D'UN LARGE SPECTRE D'ARCHITECTURES QU'IL DOIT EXPLORER MANUELLEMENT, GUIDE PAR SON INTUITION ET SON EXPERIENCE. ENFIN, L'ETUDE ASCENDANTE DE L'IMPLEMENTATION D'UN SYSTEME DE CODAGE A L'AIDE DE CIRCUITS VLSI SPECIFIQUES PERMET DE FORMULER QUELQUES CRITIQUES A L'EGARD DE CES SYSTEMES. UNE PERSPECTIVE EST OUVERTE SUR LE DEVELOPEMENT DE SYSTEMES DE CODAGE D'IMAGES DE SECONDE GENERATION, PERMETTANT UNE COMPRESSION SUPERIEURE ET UNE VALORISATION MAXIMALE DES POTENTIALITES OFFERTES PAR LES VLSI SPECIALISES

Book Architecture SoC FPGA pour la mesure temps r  el par traitement d images  Conception d un syst  me embarqu

Download or read book Architecture SoC FPGA pour la mesure temps r el par traitement d images Conception d un syst me embarqu written by Lionel Lelong and published by . This book was released on 2005 with total page 220 pages. Available in PDF, EPUB and Kindle. Book excerpt: La méthode de mesures par PIV (Particle Image Velocimetry) est une technique pour mesurer un champ de vitesse de manière non intrusive et multipoints. Cette technique utilise l'algorithme de corrélation entre deux images consécutives pour déterminer les vecteurs vitesse. La quantité de calcul requis par cette méthode limite son usage à des traitements en temps différé sur ordinateur. Les performances des ordinateurs demeurent insuffisantes pour ce type d'applications sous contrainte temps réel sur des cadences de données élevés. Au vu de ces besoins, la définition et la conception d'architectures dédiées semblent être une solution adéquate pour atteindre le temps réel. L'évolution des niveaux d'intégration permet le développement des structures dédiées au traitement d'images en temps réel à bas prix. Dans ce travail de thèse, nous nous sommes intéressés à la conception d'une architecture de type SoC (System on-Chip) dédiée aux mesures de paramètres physiques par traitement d'images en temps réel. C'est une architecture hiérarchique et modulaire dédiée à des applications de type flot de données d'entrée dominant. Cette description hiérarchique permet la modification du nombre et/ou de la nature de ces éléments sans modifier profondément l'architecture. Pour le calcul d'une mesure, il faut 267 μs avec un FPGA à 50 MHz. Pour estimer les performances du système, un imageur CMOS a été connecté directement au FPGA. Les avantages de ce prototype sont de réduire au minimum le mouvement de grands ensembles de données ainsi que la latence en commençant à traiter des données avant leur complète acquisition.

Book METHODES DE CONCEPTION D UNE ARCHITECTURE OPTIMISEE DE TRAITEMENT POUR DES APPLICATIONS D IMAGES

Download or read book METHODES DE CONCEPTION D UNE ARCHITECTURE OPTIMISEE DE TRAITEMENT POUR DES APPLICATIONS D IMAGES written by PASCAL.. COLLET and published by . This book was released on 1997 with total page 184 pages. Available in PDF, EPUB and Kindle. Book excerpt: LES MATERIELS DE TRAITEMENT D'IMAGES FONT GENERALEMENT L'OBJET DE MAQUETTES TEMPS REEL DONT LE BUT EST DE PROUVER LA FAISABILITE DE NOUVEAUX CONCEPTS AINSI QUE D'ORIENTER LES CHOIX DES ARCHITECTURES DES FUTURS CALCULATEURS EMBARQUES. LE CONTEXTE D'UTILISATION DE CES ALGORITHMES COMPLEXES (DONNEES A TRES HAUT DEBIT, TEMPS DE REPONSE DUR, ETC.) FAIT QUE LES SYSTEMES DE TRAITEMENT CLASSIQUES NE SONT PAS CAPABLES DE SATISFAIRE LES BESOINS DES CONCEPTEURS D'APPLICATIONS DE TRAITEMENT D'IMAGE. C'EST AINSI QUE LES NOUVEAUX SYSTEMES DE TRAITEMENT POUR LE DOMAINE DE LA VISION SONT GENERALEMENT FORTEMENT ADAPTES AU PROBLEME A TRAITER, C'EST A DIRE EXTREMEMENT SPECIALISES. LE COROLLAIRE EST QUE POUR CHAQUE NOUVEAU PROBLEME SE POSE LA QUESTION QUEL EST LE SYSTEME DE TRAITEMENT QUI POURRA EXECUTER L'ALGORITHME EN RESPECTANT LES DIFFERENTES CONTRAINTES?. AUJOURD'HUI AUCUNE METHODE NE PERMET VERITABLEMENT DE CHOISIR LA MACHINE ADAPTEE, DONC DE CONNAITRE A PRIORI QUELLE EST L'ARCHITECTURE DU SYSTEME NECESSAIRE. CETTE INCERTITUDE EST UNE DES PRINCIPALES CAUSES DE RETARD DANS LE DEVELOPPEMENT D'UN PROJET. LA PLUPART DES OUTILS RELATIFS A CE PROBLEME ONT POUR PRINCIPE DE BASE SOIT DE PROJETER UN GRAPHE ALGORITHMIQUE SUR UN GRAPHE MATERIEL DEJA EXISTANT (RESOLUTION DES PROBLEMES D'ORDONNANCEMENT ET DE PLACEMENT DE TACHES) SOIT D'UTILISER DES MODELES MATHEMATIQUES DE PROCESSEURS ET DE BUS ISSUS DE L'EXPERIMENTATION (RESOLUTION DU PROBLEME DE NOMBRE ET TYPE DE PROCESSEUR). CES APPROCHES ONT COMME INCONVENIENT, DANS LE PREMIER CAS, DE REQUERIR LA MACHINE OU, DANS LE DEUXIEME CAS, DE SE RESTREINDRE A DES SCHEMAS DE PARALLELISME FIGES. L'APPROCHE ENVISAGEE CONTOURNE CES RESTRICTIONS POUR EXTRAIRE DIRECTEMENT L'ARCHITECTURE DE L'ALGORITHME. CETTE THESE PRESENTE SAGAPA (SYSTEM ARCHITECTURE GENERATED FROM A PARALLEL ALGORITHM), UN OUTIL D'AIDE A LA CONCEPTION DE SYSTEMES DE TRAITEMENT D'IMAGES BASE SUR UNE METHODOLOGIE QUI PERMET DE DETERMINER AUTOMATIQUEMENT L'ARCHITECTURE MINIMALE ADAPTEE A UN ALGORITHME DONNE TOUT EN SATISFAISANT UNE CONTRAINTE DE TEMPS D'EXECUTION MAXIMAL. LA MINIMISATION EST CONSIDEREE EN TERME DE VOLUME OCCUPE : NOMBRE DE PROCESSEURS, QUANTITE DE MEMOIRES, COMPLEXITE DU RESEAU D'INTERCONNEXION. UNE SIMULATION COMPLETE DU SYSTEME PERMET DE VERIFIER QUE LA CONTRAINTE TEMPORELLE EST SATISFAITE.

Book Conception d une architecture de processeur de signal VLSI  programmable en langage   volu   et optimale dans le traitement d algorithmes rapides

Download or read book Conception d une architecture de processeur de signal VLSI programmable en langage volu et optimale dans le traitement d algorithmes rapides written by Ciro-Andrés Martinez Garcia-Moreno and published by . This book was released on 1988 with total page 338 pages. Available in PDF, EPUB and Kindle. Book excerpt: CONCEPTION ET VALIDATION D'UNE ARCHITECTURE VLSI DE PROCESSEUR DE SIGNAL RAPIDE ET DIRECTEMENT PROGRAMMABLE EN LANGAGE EVOLUE QUI COMPREND ESSENTIELLEMENT DES PRIMITIVES DE TRAITEMENT NUMERIQUES DU SIGNAL, IMPLANTEES EN SILICIUM (CONVOLUTION, ADAPTATION, MODULE BIQUADRATIQUE, ETC.)LE PROCESSEUR PROPOSE EST PROGRAMMABLE SOIT PAR MACRO OU MICROINSTRUCTION, SOIT PAR UNE COMBINAISON DES DEUX. TOUTES LES INSTRUCTIONS DU PROGRAMME D'APPLICATION RESIDENT EN MEMOIRE EXTERNE. LA PARTIE OPERATIVE EST ORGANISEE EN 3 MEMOIRES RAM ET 3 BUS. LE MULTIPLIEUR-ACCUMULATEUR A ETE MODIFIE DE FACON A EFFECTUER EN UN SEUL CYCLE TOUTES LES SOMMES NECESSAIRES A L'ADAPTATION ET A LA CONVOLUTION.

Book ETUDE D ARCHITECTURES VLSI NUMERIQUES PARALLELES ET ASYNCHRONES POUR LA MISE EN UVRE DE NOUVEAUX ALGORITHMES D ANALYSE ET RENDU D IMAGES

Download or read book ETUDE D ARCHITECTURES VLSI NUMERIQUES PARALLELES ET ASYNCHRONES POUR LA MISE EN UVRE DE NOUVEAUX ALGORITHMES D ANALYSE ET RENDU D IMAGES written by Frédéric Robin and published by . This book was released on 1997 with total page 194 pages. Available in PDF, EPUB and Kindle. Book excerpt: LE CONTEXTE DES APPLICATIONS DE COMMUNICATION VISUELLE EVOLUE VERS L'INTRODUCTION DE FONCTIONNALITES QUI DEPASSENT LA SIMPLE COMPRESSION D'IMAGES : ACCES UNIVERSEL, INTERACTIVITE BASEE-CONTENU, INTEGRATION DE CONTENUS HYBRIDES SYNTHETIQUES-NATURELS. UNE BREVE INTRODUCTION AU CODAGE AVANCE D'IMAGES PERMET D'ENTREVOIR L'EVOLUTION DE LA PUISSANCE DE CALCUL ET DE LA GENERICITE REQUISES POUR L'IMPLEMENTATION DE CES SYSTEMES DE DEUXIEME GENERATION. UNE SYNTHESE SUR L'EVOLUTION DES CIRCUITS VLSI DEDIES A L'ANALYSE, LA COMPRESSION ET LE RENDU D'IMAGES PERMET UNE REFLEXION SUR LES LIMITATIONS ARCHITECTURALES DES PROCESSEURS MULTIMEDIA. CETTE THESE PROPOSE DE COMBINER LE PARALLELISME MASSIF ET L'ASYNCHRONISME A GRAIN FIN POUR APPORTER DE NOUVELLES PERSPECTIVES DE CONCEPTION CONJOINTE D'ALGORITHMES ET D'ARCHITECTURES VLSI NUMERIQUES. UNE INTRODUCTION AUX DIFFERENTES NOTIONS D'ASYNCHRONISME, AUX NIVEAUX LANGAGE, ALGORITHME, ARCHITECTURE, CIRCUIT VLSI, PERMET DE MIEUX CERNER LEUR SENS ET LES POTENTIELS QU'ELLES OFFRENT. L'APPLICATION D'UN ASYNCHRONISME FONCTIONNEL AU FILTRAGE MORPHOLOGIQUE D'IMAGES A ABOUTI A LA REALISATION D'UN RESEAU VLSI CELLULAIRE ASYNCHRONE SPECIFIQUE COMPRENANT 800.000 TRANSISTORS EN TECHNOLOGIE CMOS 0.5 . LA COMBINAISON DU PARALLELISME ET DE L'ASYNCHRONISME EST FINALEMENT GENERALISEE A TRAVERS LA DEFINITION D'UNE ARCHITECTURE DE COPROCESSEUR PROGRAMMABLE POUR L'ANALYSE-RENDU D'IMAGES. L'EVALUATION DE PLUSIEURS PRIMITIVES ALGORITHMIQUES ORIGINALES, BASEES SUR UN CONTROLE MIXTE SPMD-CELLULAIRE-ASSOCIATIF-FLOT DE DONNEES, ILLUSTRE L'UTILISATION CONJOINTE DE L'ASYNCHRONISME A DIFFERENTS NIVEAUX. CE TRAVAIL DEMONTRE QUE LE RELACHEMENT DES CONTRAINTES DE SYNCHRONISATION ET DE SEQUENCEMENT, DE LA SPECIFICATION A LA REALISATION MATERIELLE, FAVORISE L'EXPLOITATION DU PARALLELISME INHERENT AUX ALGORITHMES ET DES POTENTIELS DES TECHNOLOGIES VLSI.

Book METHODOLOGIE DE CONCEPTION D ARCHITECTURES VLSI GENERIQUES APPLIQUEE AU TRAITEMENT NUMERIQUE

Download or read book METHODOLOGIE DE CONCEPTION D ARCHITECTURES VLSI GENERIQUES APPLIQUEE AU TRAITEMENT NUMERIQUE written by NICOLAS.. VAUCHER and published by . This book was released on 1997 with total page 188 pages. Available in PDF, EPUB and Kindle. Book excerpt: CETTE THESE PRESENTE UNE METHODOLOGIE DE CONCEPTION DE GENERATEURS D'OPERATEURS ARITHMETIQUES, BASEE SUR L'UTILISATION DE PORTES LOGIQUES STANDARDS PRECARACTERISEES. CETTE METHODE S'EST CONCRETISEE PAR LE DEVELOPPEMENT D'UN OUTIL D'AIDE A LA CONCEPTION DE GENERATEURS, APPELE GENOPTIM. L'ORIGINALITE DE GENOPTIM VIENT DU CONCEPT DE BIBLIOTHEQUE DE CELLULES LOGIQUES VIRTUELLES QUI PERMET LA CONCEPTION DE BLOCS VLSI PORTABLES SUR DIFFERENTES TECHNOLOGIES. LA FINALITE DE CET OUTIL EST D'OTER AU CONCEPTEUR DE GENERATEURS, LES PROBLEMES D'ORDRE TECHNOLOGIQUE, ET D'AMELIORER LES PERFORMANCES DU CIRCUIT GENERE, EN REALISANT DES OPTIMISATIONS ELECTRIQUES ET DE PLACEMENTS. CETTE METHODOLOGIE A ETE APPLIQUEE DANS LA CONCEPTION D'OPERATEURS ARITHMETIQUES ENTIERS TELS QUE L'ADDITION, LA MULTIPLICATION, LA DIVISION ET LA RACINE CARREE. LES NOUVEAUTES APPORTEES SONT, ENTRE AUTRES, UN ADDITIONNEUR, DONT L'ARCHITECTURE S'ADAPTE AU TEMPS DE PROPAGATION DESIRE, UN GENERATEUR DE STRUCTURES ARBORESCENTES DE TYPE WALLACE POUR LA CONCEPTION DE MULTIPLIEURS, AINSI QUE DES OPERATEURS DE DIVISION ET DE RACINE CARREE REDONDANTES. PUIS, NOUS AVONS DEVELOPPE DES GENERATEURS D'OPERATEURS ARITHMETIQUES EN VIRGULE FLOTTANTE REPONDANT A LA NORME IEEE-754. CEPENDANT, DANS LE CADRE DE LA CONCEPTION D'UN ASIC DEDIE AU TRAITEMENT DU SIGNAL, IL N'EST PAS TOUJOURS NECESSAIRE DE RESPECTER COMPLETEMENT LA NORME. PAR CONSEQUENT, NOUS AVONS DEVELOPPE DES GENERATEURS D'ADDITION ET DE MULTIPLICATION MODULABLES, AFIN DE DIMINUER LA SURFACE DE CES OPERATEURS. A PARTIR DES GENERATEURS D'OPERATEURS ARITHMETIQUES DE BASE, NOUS AVONS ELABORE UN CIRCUIT DE CONVOLUTION APPELE C8D32. LA VOCATION PRINCIPALE DE CE CONVOLUEUR EST DE S'INSERER DANS UNE CHAINE DE RECONNAISSANCE DE FORME BASEE SUR LA MODELISATION DU COMPORTEMENT DU SYSTEME BIOLOGIQUE VISUEL DES MAMMIFERES. SON ARCHITECTURE EST COMPOSEE PRINCIPALEMENT D'UN OPERATEUR DE CONVOLUTION SYSTOLIQUE REGROUPANT HUIT PROCESSEURS ELEMENTAIRES. LE C8D32 EST CAPABLE DE REALISER DES CONVOLUTIONS SUR DES NOYAUX DE 32 8 COEFFICIENTS. LE REGROUPEMENT DE PLUSIEURS CIRCUITS PERMETTRA ALORS D'EFFECTUER DES CONVOLUTIONS SUR DES TAILLES DE MASQUES PLUS IMPORTANTES. ENFIN, L'ENVIRONNEMENT DE CONCEPTION GENOPTIM ASSURE LA PORTABILITE DU CIRCUIT SUR DIFFERENTES TECHNOLOGIES.

Book AGARD Conference Proceedings

    Book Details:
  • Author : North Atlantic Treaty Organization. Advisory Group for Aerospace Research and Development
  • Publisher :
  • Release : 1994
  • ISBN : 9789283600046
  • Pages : pages

Download or read book AGARD Conference Proceedings written by North Atlantic Treaty Organization. Advisory Group for Aerospace Research and Development and published by . This book was released on 1994 with total page pages. Available in PDF, EPUB and Kindle. Book excerpt:

Book Graph Colouring and the Probabilistic Method

Download or read book Graph Colouring and the Probabilistic Method written by Michael Molloy and published by Springer Science & Business Media. This book was released on 2013-06-29 with total page 320 pages. Available in PDF, EPUB and Kindle. Book excerpt: Over the past decade, many major advances have been made in the field of graph coloring via the probabilistic method. This monograph, by two of the best on the topic, provides an accessible and unified treatment of these results, using tools such as the Lovasz Local Lemma and Talagrand's concentration inequality.

Book TOF Range Imaging Cameras

Download or read book TOF Range Imaging Cameras written by Fabio Remondino and published by Springer Science & Business Media. This book was released on 2013-04-09 with total page 243 pages. Available in PDF, EPUB and Kindle. Book excerpt: Today the cost of solid-state two-dimensional imagers has dramatically dropped, introducing low cost systems on the market suitable for a variety of applications, including both industrial and consumer products. However, these systems can capture only a two-dimensional projection (2D), or intensity map, of the scene under observation, losing a variable of paramount importance, i.e., the arrival time of the impinging photons. Time-Of-Flight (TOF) Range-Imaging (TOF) is an emerging sensor technology able to deliver, at the same time, depth and intensity maps of the scene under observation. Featuring different sensor resolutions, RIM cameras serve a wide community with a lot of applications like monitoring, architecture, life sciences, robotics, etc. This book will bring together experts from the sensor and metrology side in order to collect the state-of-art researchers in these fields working with RIM cameras. All the aspects in the acquisition and processing chain will be addressed, from recent updates concerning the photo-detectors, to the analysis of the calibration techniques, giving also a perspective onto new applications domains.